EEPW首頁(yè) >>
主題列表 >>
fpga soc
fpga soc 文章 進(jìn)入fpga soc技術(shù)社區(qū)
意法半導(dǎo)體推出單片天線匹配IC,配合Bluetooth LE SoC和STM32無(wú)線MCU,讓射頻設(shè)計(jì)變得更輕松、快捷

- 意法半導(dǎo)體單片天線匹配 IC系列新增兩款優(yōu)化的新產(chǎn)品,面向BlueNRG-LPS系統(tǒng)芯片(SoC),以及STM32WB1x 和STM32WB5x*無(wú)線MCU。單片天線匹配 IC有助于簡(jiǎn)化射頻電路設(shè)計(jì)。針對(duì)BlueNRG-LPS優(yōu)化的 MLPF-NRG-01D3和針對(duì)STM32WB優(yōu)化的MLPF-WB-02D3集成了一個(gè)外部天線實(shí)現(xiàn)最佳射頻輸出功率和接收靈敏度所需的完整濾波和阻抗匹配電路。每款器件的天線側(cè)標(biāo)稱阻抗都是50Ω。片級(jí)封裝面積很小,凸點(diǎn)間距0.4mm,回流焊后的封裝高度630μm。意法半導(dǎo)體的新天
- 關(guān)鍵字: 意法半導(dǎo)體 天線匹配IC Bluetooth LE SoC STM32無(wú)線MCU 射頻
Arm中國(guó)大裁員:SoC、HPC兩團(tuán)隊(duì)被裁人數(shù)最多
- Arm是全球知名芯片架構(gòu)企業(yè),也是知名芯片IP核供應(yīng)商。大部分IP核都可以直接向IP廠商采購(gòu)獲得,再由芯片設(shè)計(jì)企業(yè)在此基礎(chǔ)上設(shè)計(jì)出自己的芯片。高通和華為即在Cortex-A系列處理器的基礎(chǔ)上,設(shè)計(jì)出驍龍和麒麟芯片。就是這家知名的企業(yè)在近期迎來(lái)一波大裁員,據(jù)媒體報(bào)道,Arm中國(guó)從上周開始裁員,主要裁減研發(fā)團(tuán)隊(duì), 其中SoC、HPC兩個(gè)團(tuán)隊(duì)裁撤人數(shù)最多,其余的研發(fā)團(tuán)隊(duì)會(huì)有不同程度的小范圍裁減,賠償比例N+3。當(dāng)前,Arm中國(guó)人員1000人左右,研發(fā)人員在700人規(guī)模, 研發(fā)產(chǎn)品覆蓋:SOC
- 關(guān)鍵字: ARM中國(guó) 芯片架構(gòu) IP核 SOC 裁員
PolarFireR FPGA Splash套件的JESD204B串行接口標(biāo)準(zhǔn)

- Microchip的PolarFireR FPGA產(chǎn)品業(yè)界認(rèn)證具有出色可靠的低功率、高安全性組件,一直被廣泛應(yīng)用于有線和無(wú)線通信、國(guó)防、航空、工業(yè)嵌入式、人工智能、圖像處理等不同范疇。本文將介紹如何在PolarFire Splash套件上實(shí)現(xiàn)JESD204B獨(dú)立設(shè)計(jì),并搭配GUI演示應(yīng)用的電路板。此設(shè)計(jì)是使用PolarFire高速構(gòu)建的參考設(shè)計(jì)收發(fā)器模塊,以及CoreJESD204BTX和CoreJESD204BRX IP內(nèi)核。它在運(yùn)行時(shí)透過(guò)收發(fā)器將CoreJESD204BTX數(shù)據(jù)發(fā)送到CoreJESD2
- 關(guān)鍵字: PolarFire FPGA Splash套件 JESD204B 串行接口
全球首個(gè)PCIe 6.0接口子系統(tǒng) Rambus瞄準(zhǔn)高性能SoC應(yīng)用

- 近日,Rambus宣布推出全球首個(gè)PCIe 6.0接口子系統(tǒng),主要面向高性能數(shù)據(jù)中心、AI SoC等領(lǐng)域。Rambus的方案包括完整的PHY物理層、控制器IP,完整符合PCIe 6.0規(guī)范,針對(duì)異構(gòu)計(jì)算架構(gòu)全面優(yōu)化,同時(shí)也支持最新的CXL 3.0規(guī)范,可優(yōu)化內(nèi)存資源。Rambus大中華區(qū)總經(jīng)理蘇雷介紹,Rambus作為一家業(yè)界領(lǐng)先的Silicon IP和芯片提供商,致力于讓數(shù)據(jù)傳輸更快、更安全。Rambus目前的主要業(yè)務(wù)包括專利授權(quán)、IP授權(quán),以及芯片產(chǎn)品。經(jīng)過(guò)30多年的發(fā)展,Rambus有3000多項(xiàng)技
- 關(guān)鍵字: PCIe 6.0 接口子系統(tǒng) Rambus SoC
FPGA如何讓工業(yè)4.0大放異彩

- 技術(shù)領(lǐng)域最熱門的話題之一就是工業(yè)4.0,它本質(zhì)上是指將數(shù)字化、自動(dòng)化和互連計(jì)算智能融入制造業(yè)。這背后的思路就是將云計(jì)算、物聯(lián)網(wǎng)(IoT)和人工智能(AI)的價(jià)值與功能相融合,從而在制造也和其他工業(yè)環(huán)境中實(shí)現(xiàn)更智能、更可靠、更高效的運(yùn)營(yíng)。工業(yè)4.0愿景的一個(gè)重要部分是創(chuàng)造智能互聯(lián)機(jī)器。幾十年來(lái),在這類的環(huán)境中使用的大部分設(shè)備與外界交互的方式非常有限。物理旋鈕、儀表和其他簡(jiǎn)單的視覺機(jī)制通常是了解設(shè)備當(dāng)前狀態(tài)的唯一手段。隨著時(shí)間的推移,各個(gè)行業(yè)開發(fā)了一些簡(jiǎn)單的連接和監(jiān)控形式,包括PLC(可編程邏輯控制器)和SC
- 關(guān)鍵字: FPGA 工業(yè)4.0
萊迪思FPGA助力屢獲殊榮的超級(jí)高鐵及電機(jī)設(shè)計(jì)

- 作為低功耗可編程器件的領(lǐng)先供應(yīng)商,可持續(xù)發(fā)展始終是萊迪思產(chǎn)品創(chuàng)新的一個(gè)核心指導(dǎo)原則。在過(guò)去幾年里,萊迪思與Swissloop合作,一如既往地支持他們的超級(jí)高鐵研究項(xiàng)目。對(duì)于該學(xué)生組織而言,過(guò)去的一年又是成果豐碩的一年。本文將介紹該團(tuán)隊(duì)2022年的一些項(xiàng)目進(jìn)展及Swissloop領(lǐng)導(dǎo)人Roger Barton和Hanno Hiss開展的卓有成效的工作。Swissloop團(tuán)體照片Swissloop是一個(gè)由蘇黎世聯(lián)邦理工學(xué)院(ETH Zurich)贊助的學(xué)生組織,主要從事超級(jí)高鐵技術(shù)及其現(xiàn)實(shí)應(yīng)用方面的研究。他們
- 關(guān)鍵字: 萊迪思 FPGA
打開通往30億美元增量市場(chǎng)的新大門

- 全新低功耗中端Avant FPGA平臺(tái)的面世,不但意味著萊迪思邁入了中端FPGA供應(yīng)商的行列,還打開了一扇通往30億美元增量市場(chǎng)的新大門。 與此前的產(chǎn)品相比,主要面向通信、計(jì)算、工業(yè)和汽車等領(lǐng)域的Avant平臺(tái)在性能和硬件資源方面得到了進(jìn)一步的強(qiáng)化,例如邏輯單元容量達(dá)到了500K,相比以往100K-150K的配置,提升了5倍;帶寬提升了10倍,計(jì)算性能提升30倍。 “低功耗”、“先進(jìn)的互聯(lián)”和“優(yōu)化的計(jì)算”是該平臺(tái)的三大核心特點(diǎn),其關(guān)鍵的架構(gòu)亮點(diǎn)包括25G SERDES和并
- 關(guān)鍵字: 萊迪思 FPGA
基于FPGA的模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器

- 電路中變壓器T可用晶體管收音機(jī)用的502型音頻輸出變壓器,次級(jí)作為升壓變壓器的初級(jí),初級(jí)中間的抽頭不用,兩端抽頭作為升壓變壓器的次級(jí)。如果找不到合適的變壓器,也可以用收音機(jī)輸人輸出變壓器的硅鋼片自制,初級(jí)用直徑為0.25mm的高強(qiáng)度漆包線繞110匝,次級(jí)用直徑0.21mm的高強(qiáng)度漆包線繞520匝。初次級(jí)間要加一層絕緣紙,并注意初次級(jí)線圈的同名端。將具有信號(hào)處理功能的FPGA與現(xiàn)實(shí)世界相連接,需要使用模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器(DAC)一旦執(zhí)行特定任務(wù),F(xiàn)PGA系統(tǒng)必須與現(xiàn)實(shí)世界相連接,而所有工程師都
- 關(guān)鍵字: FPGA 數(shù)模轉(zhuǎn)換器
6nm工藝八核芯 國(guó)產(chǎn)5G芯片功耗暴降
- 不久前,紫光展銳正式發(fā)布新款5G SoC T820,采用6nm工藝、八核CPU架構(gòu),內(nèi)置金融級(jí)的安全方案,支持5G高速連接、5G雙卡雙待。 性能方面,紫光展銳T820采用1+3+4三叢集八個(gè)CPU核心,包括一個(gè)2.7GHz A76大核、三個(gè)2.3GHz A76大核、四個(gè)2.1GHz A55小核,3MB三級(jí)緩存,并集成Mali-G57 MC4 GPU,運(yùn)行頻率850MHz。 結(jié)合臺(tái)積電6nm EUV工藝、AI智能調(diào)節(jié)技術(shù),T820在部分場(chǎng)景下的功耗比上代降
- 關(guān)鍵字: 紫光展銳 SoC T820
秉承產(chǎn)業(yè)初心,迎接智能、安全和互連的新世界
- 受宏觀經(jīng)濟(jì)下行、地緣政治沖突、疫情蔓延等因素影響,全球半導(dǎo)體產(chǎn)業(yè)正面臨前所未有的下行壓力。根據(jù)世界半導(dǎo)體貿(mào)易統(tǒng)計(jì)協(xié)會(huì)(WSTS)最新發(fā)布的預(yù)測(cè),2023年全球半導(dǎo)體市場(chǎng)規(guī)模將萎縮4.1%至5570億美元,這也是自2019年后該行業(yè)首次出現(xiàn)回落。WSTS同時(shí)表示,2023年的半導(dǎo)體市場(chǎng)萎縮基本集中在亞太區(qū)域(-7.5%),日本、美國(guó)、歐洲等其他區(qū)域的市場(chǎng)規(guī)模大致持平或小幅增長(zhǎng)。 從應(yīng)用領(lǐng)域來(lái)看,PC、手機(jī)、消費(fèi)電子等市場(chǎng)的增量空間顯著收窄,缺少可以支撐半導(dǎo)體技術(shù)快速迭代升級(jí)的現(xiàn)象級(jí)應(yīng)用,市場(chǎng)端的創(chuàng)
- 關(guān)鍵字: FPGA 萊迪思
Avant:解鎖FPGA創(chuàng)新新高度

- 過(guò)去3年來(lái),盡管客戶十分認(rèn)可萊迪思 (Lattice) Nexus FPGA平臺(tái)在低功耗領(lǐng)域做出的種種創(chuàng)新,但在與他們的交流過(guò)程中,我們發(fā)現(xiàn)除功耗外,性能和尺寸也日益成為客戶關(guān)注的關(guān)鍵要素。幸運(yùn)的是,這些與萊迪思最擅長(zhǎng)的領(lǐng)域完全吻合。于是,基于Nexus平臺(tái)取得的一系列創(chuàng)新成果,萊迪思推出了全新低功耗中端Avant FPGA平臺(tái)。 Avant產(chǎn)品主要面向通信、計(jì)算、工業(yè)和汽車等領(lǐng)域。與此前的產(chǎn)品相比,Avant平臺(tái)在性能和硬件資源方面得到了進(jìn)一步的強(qiáng)化,例如邏輯單元容量達(dá)到了500K,相比以往1
- 關(guān)鍵字: Avant FPGA FPGA
盤點(diǎn)曾占有一席之地的三星SoC!如今掉隊(duì)了

- 在現(xiàn)在的芯片市場(chǎng),除了蘋果的A系列芯片外,安卓陣營(yíng)均采用高通或是聯(lián)發(fā)科這兩家的芯片,但其實(shí),三星的自研旗艦芯片也曾能在市場(chǎng)上占據(jù)屬于自己的一個(gè)位置。三星向來(lái)有為自家設(shè)備研發(fā)處理器的歷史,一些芯片也用在其它品牌的設(shè)備上,例如蘋果前三代iPhone。2011年2月,三星正式將自家處理器品牌命名為Exynos。經(jīng)??吹紼xynos和獵戶座這兩個(gè)名詞被放在一起講,實(shí)際上該系列芯片的開發(fā)代號(hào)為Orion,中文就是獵戶座的意思。而Exynos是其正式代號(hào),由兩個(gè)希臘語(yǔ)單詞組合而來(lái):Exypnos和Prasinos,分
- 關(guān)鍵字: SoC 芯片 智能手機(jī)
芯片行業(yè)之淺談FPGA芯片

- 核心觀點(diǎn) FPGA是數(shù)字芯片的一類分支,與CPU、GPU等功能固定芯片不同的是,F(xiàn)PGA制造完成后可根據(jù)用戶需要,賦予其特定功能。FPGA芯片涉及通信、工業(yè)、軍工/航天、汽車和數(shù)據(jù)中心等多個(gè)領(lǐng)域,且中國(guó)FPGA市場(chǎng)年均復(fù)合增長(zhǎng)率預(yù)計(jì)超17%,增速顯著高于全球。中國(guó)市場(chǎng)營(yíng)收占據(jù)國(guó)際FPGA頭部廠商營(yíng)收占比首位,國(guó)產(chǎn)替代空間廣闊,建議關(guān)注芯片行業(yè)明年左側(cè)布局機(jī)會(huì)。FPGA---可以由用戶定制的高性能芯片F(xiàn)PGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣
- 關(guān)鍵字: FPGA
加特蘭針對(duì)L2+及以上推出全新SoC產(chǎn)品

- 12月20日,加特蘭舉辦首屆“Next Wave” Calterah Day活動(dòng),發(fā)布了毫米波雷達(dá)SoC芯片全新系列產(chǎn)品——Alps-Pro與Andes。 Alps-Pro Alps-Pro芯片是加特蘭Alps毫米波雷達(dá)芯片平臺(tái)的全新產(chǎn)品,具有更高性能(Powerful)、更加可靠(Robust)、更有性價(jià)比(Optimal)的特點(diǎn)。芯片集成了4T4R、76–81 GHz的FMCW收發(fā)前端系統(tǒng)、高速ADC、支持雷達(dá)信號(hào)全處理流程的基帶加速器(Baseband Acceler
- 關(guān)鍵字: 加特蘭 L2+ SoC
異構(gòu)集成 (HI) 與系統(tǒng)級(jí)芯片 (SoC) 有何區(qū)別?

- 異構(gòu)集成 (Heterogeneous integration,HI) 和系統(tǒng)級(jí)芯片 (System on Chip,SoC) 是設(shè)計(jì)和構(gòu)建硅芯片的兩種方式。異構(gòu)集成的目的是使用先進(jìn)封裝技術(shù),通過(guò)模塊化方法來(lái)應(yīng)對(duì) SoC 設(shè)計(jì)日益增長(zhǎng)的成本和復(fù)雜性。異構(gòu)集成 (Heterogeneous integration,HI) 和系統(tǒng)級(jí)芯片 (System on Chip,SoC) 是設(shè)計(jì)和構(gòu)建硅芯片的兩種方式。異構(gòu)集成的目的是使用先進(jìn)封裝技術(shù),通過(guò)模塊化方法來(lái)應(yīng)對(duì) SoC 設(shè)計(jì)日益增長(zhǎng)的成本和復(fù)雜性。在過(guò)去的
- 關(guān)鍵字: 異構(gòu)集成 SoC
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
