lattice(萊迪思)半導體公司 文章 進入lattice(萊迪思)半導體公司技術社區(qū)
Lattice可簡化時鐘網絡設計
- Lattice半導體公司為高性能通訊和計算產品推出第二代零延時時鐘發(fā)生器,它可產生20個時鐘輸出,每個輸出的轉換率都可以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(huán)(PLL)及分隔器系統(tǒng)可從參考輸入綜合多種時鐘頻率。 該發(fā)生器基于非易失系統(tǒng)內E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸
- 關鍵字: Lattice 可 設計 時鐘 網絡
用可編程的扭斜控制來解決時鐘網絡問題的方法
- 時鐘網絡管理問題提高同步設計的整體性能的關鍵是提高時鐘網絡的頻率。然而,諸如時序裕量、信號完整性、相關時鐘邊沿的同步等因素極大地增加了時鐘網絡設計的復雜度。傳統(tǒng)上,時鐘網絡的設計采用了簡單的元件,諸如扇出緩沖器、時鐘發(fā)生器、延時線、零延時緩沖器和頻率合成器。由于PCB走線長度不等而引起的時序誤差,采用蜿蜒走線設計的走線長度匹配方法來處理。走線阻抗與輸出驅動阻抗的不匹配經常通過反復試驗選擇串聯電阻來消除。多種信號的標準使得時鐘邊沿的同步更加復雜。至今,這三種挑戰(zhàn)會經常遇到,并且鮮有理想的解決方案。以下描述了
- 關鍵字: 萊迪思
可編程邏輯器件融合CPLD+FPGA最佳特性
- 可編程邏輯器件融合CPLD+FPGA最佳特性 Lattice(萊迪思)半導體公司近日推出了新的MachXO可編程邏輯器件系列產品,Lattice稱,這種新一代的跨越式可編程邏輯器件支持傳統(tǒng)上由高密度的CPLD或者低容量的FPGA所實現的應用?! 﨤attice現場應用支持副總裁Jock Tomlinson介紹,MachXO邏輯器件建立在低成本的130nm嵌入式Flash處理工藝上。它能夠在單芯片中瞬時工作,這種特性對于許多CPLD應用來說是十分重要的。3.5ns的管腳至管腳的延時使得器件能夠滿足當代系統(tǒng)
- 關鍵字: Lattice(萊迪思)半導體公司
三端并聯穩(wěn)壓器的隱藏應用
- 三端并聯穩(wěn)壓器的隱藏應用 引言 眾多半導體公司均推出了三端并聯穩(wěn)壓器 (three-terminal shunt regulator)。此類器件帶有內部基準精確度、運算放大器及內部并聯晶體管,以精確控制供電電壓。圖 1 給出了典型的電路應用。三端并聯穩(wěn)壓器是廉價的半導體器件,除了并聯穩(wěn)壓器以外,其還具備其他有用的電源設計應用。這種半導體器件可用作廉價的運算放大器,用于控制回路反饋。該器件還可同晶體管及無源組件協同使用,又可用于快速自舉電路。此外,這種器件經過配置,還可作為低功耗輔助電
- 關鍵字: 半導體公司
下一代成幀器/映射器:提升網絡傳輸效率
- 下一代成幀器/映射器:提升網絡傳輸效率 上司、公司和客戶無時無刻不在要求我們以較少的投入實現較高的產出。在以一種最佳的成本效益型方式來完成經由傳輸基礎設施的數據移動任務時,這種要求尤其明顯?! ∽畛醯膫鬏斁W絡基于一種簡單的“配置完成便不再過問”的規(guī)則。它依靠的是SONET/SDH TDM(時分復用)能力。但是,向基于分組的傳輸要求的轉變迫使業(yè)界不得不開發(fā)新的標準和架構。而這反過來又促成了成幀器/映射器芯片在物理層水平上的發(fā)展,從而提供一條將現有的傳輸網絡更加有效地應用于數據業(yè)
- 關鍵字: 半導體公司
萊迪思推出ispCLOCKTM高性能時鐘發(fā)生器器件
- 萊迪思半導體公司(NASDAQ:LSCC)今天宣布推出其革命性的ispCLOCKTM在系統(tǒng)可編程時鐘發(fā)生器器件新系列。ispClock5500系列中的第一批器件:10輸出的ispClock5510 和 20 輸出的 ispClock5520將一個高性能的時鐘發(fā)生器和一個靈活的通用扇出緩沖器合成在一起。采用了一個高性能的鎖相環(huán)以及時鐘乘除工具,該片上的時鐘發(fā)生器可以提供多達5個頻率范圍從10MHz到320MHz的時鐘。無論是單端還是差分信號模式,通用扇出緩沖器都可以驅動多達20個時鐘網絡,并且每一個輸出都是
- 關鍵字: 萊迪思
萊迪思推出業(yè)界第一個混合信號PLD、開拓了電源管理市場
- 世界上最大的在系統(tǒng)可編程器件供應商-萊迪思半導體公司(納斯達克代號:LSCC)宣布推出其創(chuàng)新的PowerPAC™器件。這是業(yè)界第一片混合信號可編程邏輯器件(PLD),它內含在系統(tǒng)可編程的模擬和邏輯組塊,能提供經過優(yōu)化的電源管理功能,這一功能對如今的多電源電子系統(tǒng)是至關重要的。該器件集成了可編程邏輯、電壓比較器、參考電壓及高電壓的場效應管驅動器,支持單芯片可編程供電定序與監(jiān)控,為總值達到120億美元的電源半導體市場奉獻了獨特的可編程控制方案。雖然,微處理器、DSP、FPGA和專用集成電路(ASI
- 關鍵字: 萊迪思 模擬IC 電源
萊迪思低功耗的CPLD 器件系列將其可編程解決方案拓展至便攜式電子產品市場
- 在系統(tǒng)可編程(ISP™)邏輯產品的發(fā)明者-萊迪思半導體公司(納斯達克代號:LSCC)今天正式宣布其1.8伏 ispMACH
- 關鍵字: 萊迪思
Lattice發(fā)布新一代 ispLEVERTM設計工具
- 萊迪思半導體公司不久前公布了ispLEVER 2.0 版__新一代的ispLEVER 設計工具套件,支持萊迪思新的ispXPGATM 和 ispXPLDTM產品系列,并集成了萊迪思 ORCA Foundry設計工具的特點和功能。在設計中通過使用類-LPM(Library of Parametrized Modules)宏,Module/IP Manager也可用來加速生成普通邏輯元件。ispLEVER floorplanner 提供ispXPGA 設計中邏輯的布局布線的控制。有色編碼的圖形用戶接口幫助設計
- 關鍵字: Lattice
lattice(萊迪思)半導體公司介紹
您好,目前還沒有人創(chuàng)建詞條lattice(萊迪思)半導體公司!
歡迎您創(chuàng)建該詞條,闡述對lattice(萊迪思)半導體公司的理解,并與今后在此搜索lattice(萊迪思)半導體公司的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對lattice(萊迪思)半導體公司的理解,并與今后在此搜索lattice(萊迪思)半導體公司的朋友們分享。 創(chuàng)建詞條