国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

基于FPGA的高級數(shù)據(jù)加密AES中的字節(jié)替換設(shè)計(jì)

  • 介紹AES中的字節(jié)替換算法原理并闡述基于FPGA的設(shè)計(jì)和實(shí)現(xiàn)。為了提高系統(tǒng)工作速度,在設(shè)計(jì)中應(yīng)用了流水線技術(shù)。
  • 關(guān)鍵字: FPGA  AES  數(shù)據(jù)加密  字節(jié)    

Altium一體化設(shè)計(jì)消除FPGA到PCB障礙

  •       Altium宣布Altium 公司的最新一體化電子產(chǎn)品開發(fā)系統(tǒng)Altium Designer 6.0 極大地增強(qiáng)了FPGA-PCB 協(xié)同設(shè)計(jì)的能力,工程師可以充分利用FPGA 作為系統(tǒng)平臺,而且簡化大型FPGA 與物理PCB 平臺的集成。       雖然人們早就認(rèn)識到了FPGA 給邏輯
  • 關(guān)鍵字: Altium  FPGA  PCB  PCB  電路板  

BittWare用FPGA實(shí)現(xiàn)I/O開關(guān)量大于5Gbps

  •   BittWare是混合(DSP和FPGA)電路板級方案供應(yīng)商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構(gòu))、I/O切換和處理器件。   ATLANTiS采用FPGA實(shí)現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設(shè)計(jì)師們設(shè)置并動態(tài)連接。所有輸入和輸出均通過ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設(shè)及板載F
  • 關(guān)鍵字: 5Gbps  BittWare  FPGA  I/O  

用FPGA控制CLC5958型A/D轉(zhuǎn)換器實(shí)現(xiàn)的高速PCI數(shù)據(jù)采集卡

采用FPGA的低功耗系統(tǒng)設(shè)計(jì)

  •   結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時,限制設(shè)計(jì)的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。    功耗的三個主要來源是啟動、待機(jī)和動態(tài)功耗。器件上電時產(chǎn)生的相關(guān)電流即是啟動電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。    啟動電流因器件而異
  • 關(guān)鍵字: FPGA  嵌入式  消費(fèi)電子  

使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

  • 介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對SDRAM進(jìn)行控制。
  • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    

基于FPGA的毫米波多目標(biāo)信號形成技術(shù)的研究

  • 毫米波多目標(biāo)信號發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達(dá)多目標(biāo)回波信號,在實(shí)際雷達(dá)系統(tǒng)前端不具備的條件下對雷達(dá)系統(tǒng)后級進(jìn)行調(diào)試,便于制導(dǎo)武器的性能測試,大大加快新武器的研制進(jìn)程。毫米波多目標(biāo)信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規(guī)的多目標(biāo)信號產(chǎn)生方法如使用數(shù)字延時線產(chǎn)生多目標(biāo)之間的延時,其控制不靈活,并且有些延時線需要接ECL電源,使用不方便也增加了設(shè)計(jì)的復(fù)雜度。使用分立元件實(shí)現(xiàn)延時則使電路元件過多,電路的穩(wěn)定性及延時的精確性也會大大降低。本文介紹一種新的產(chǎn)生毫米波雷達(dá)模擬器的多目標(biāo)信號的方法
  • 關(guān)鍵字: FPGA  

FPGA 設(shè)計(jì)的四種常用思想與技巧

  •   本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作種取得事半功倍的效果。   FPGA/CPLD的設(shè)計(jì)思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計(jì)工作,將取得事半功倍的效果! 乒乓操作
  • 關(guān)鍵字: FPGA  嵌入式  

大型設(shè)計(jì)中FPGA的多時鐘策略

  •   利用FPGA 實(shí)現(xiàn)大型設(shè)計(jì)時,可能需要FPGA 具有以多個時鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時鐘FPGA 設(shè)計(jì)必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設(shè)計(jì)和時鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進(jìn)行布線,本文將對這些設(shè)計(jì)策略深入闡述。   FPGA 設(shè)計(jì)的第一步是決定需要什么樣的時鐘速率,設(shè)計(jì)中最快的時鐘將確定FPGA 必須能處理的時鐘速率。最快時鐘速率由設(shè)計(jì)中兩個觸發(fā)器之間一個信號的傳輸時間P 來決定,如果P 大于時鐘周期T,則當(dāng)信號在一個觸發(fā)
  • 關(guān)鍵字: FPGA  嵌入式  

自適應(yīng)算術(shù)編碼的FPGA實(shí)現(xiàn)

  •   算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個重要特點(diǎn)就是可以按分?jǐn)?shù)比特逼近信源熵,突破了Haffman編碼每個符號只不過能按整數(shù)個比特逼近信源熵的限制。對信源進(jìn)行算術(shù)編碼,往往需要兩個過程,第一個過程是建立信源概率表,第二個過程是對信源發(fā)出的符號序列進(jìn)行掃描編碼。而自適應(yīng)算術(shù)編碼在對符號序列進(jìn)行掃描的過程中,可一次完成上述兩個過程,即根據(jù)恰當(dāng)?shù)母怕使烙?jì)模型和當(dāng)前符號序列中各符號出現(xiàn)的頻率,自適應(yīng)地調(diào)整各符號的概率估計(jì)值,同時完成編碼。盡管從編碼效率上看不如已
  • 關(guān)鍵字: FPGA  嵌入式  

白光LED 電荷泵電路板布局指南

  •   大多數(shù)白光LED 電荷泵IC 的印刷電路板(PCB)布局非常簡單,但對于大電流電荷泵或引腳數(shù)較多的電荷泵(如MAX1576)來說,線路板布局需要遵循一些規(guī)則。本文給出了一個PCB 布局實(shí)例,并討論了相關(guān)的設(shè)計(jì)規(guī)則。   對于引腳數(shù)較多的白光LED 驅(qū)動器或大電流電荷泵,在設(shè)計(jì)印刷電路板(PCB)時需要注意一些事項(xiàng),本應(yīng)用筆記以MAX1576 為例討論了相關(guān)的設(shè)計(jì)指南和布板規(guī)則。   對于MAX1576 白光LED 電荷泵,在線路板布局中需要遵循以下規(guī)則:   1.所有的GND 和PGND 引
  • 關(guān)鍵字: LED  PCB  電路板  

HDLC控制協(xié)議的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 設(shè)計(jì)了一種基于FPGA的HDLC協(xié)議控制系統(tǒng)?該系統(tǒng)可有效利用FPGA片內(nèi)硬件資源,無需外圍電路,高度集成且操作簡單。重點(diǎn)對協(xié)議的CRC校驗(yàn)及“0”比特插入模塊進(jìn)行了介紹,給出了相應(yīng)的VHDL代碼及功能仿真波形圖。
  • 關(guān)鍵字: HDLC  FPGA  控制協(xié)議    

基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)

  • 提出了一種基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)的設(shè)計(jì)方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進(jìn)行了介紹。
  • 關(guān)鍵字: FPGA  USB  高速數(shù)據(jù)傳輸  記錄    

基于FPGA的數(shù)字復(fù)接系統(tǒng)幀同步器設(shè)計(jì)與實(shí)現(xiàn)

  • 介紹了應(yīng)用FPGA技術(shù)進(jìn)行幀同步器設(shè)計(jì)的實(shí)現(xiàn)原理、系統(tǒng)框圖及設(shè)計(jì)中需要注意的問題,給出了用VHDL描述的幾個模塊的源代碼。
  • 關(guān)鍵字: FPGA  數(shù)字復(fù)接  系統(tǒng)  幀同步器    

方正科技加大投資主攻PCB產(chǎn)業(yè)

  • 方正科技日前舉辦中報業(yè)績說明會。方正科技總裁祁東風(fēng)表示,公司近日發(fā)布了關(guān)于PCB產(chǎn)業(yè)的研究成果,并遍邀全國各大投資機(jī)構(gòu)的行業(yè)分析師,前往珠海生產(chǎn)基地實(shí)地調(diào)研,投資者不僅全面了解了方正科技PCB產(chǎn)品的生產(chǎn)流程和工藝設(shè)備,還詳細(xì)聽取了公司關(guān)于PCB產(chǎn)業(yè)的投資進(jìn)度和發(fā)展規(guī)劃,并對公司拉長產(chǎn)業(yè)鏈條、進(jìn)軍上游產(chǎn)業(yè)的發(fā)展戰(zhàn)略有了更加深入的了解。    2003年,方正科技通過收購珠海多層電路板有限公司,順利進(jìn)入了PCB(印刷電路板)行業(yè),并且公司將PCB業(yè)務(wù)確立為公司的戰(zhàn)略性業(yè)務(wù)單元。對眾多投資者尤其是社會
  • 關(guān)鍵字: 方正  PCB  電路板  
共8377條 550/559 |‹ « 548 549 550 551 552 553 554 555 556 557 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473