EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
- 采用VHDL語(yǔ)言設(shè)計(jì),用CPLD控制模/數(shù)轉(zhuǎn)換電路,完成多路模擬輸入的高速同步數(shù)/模轉(zhuǎn),具有容錯(cuò)和自檢能力。
- 關(guān)鍵字: CPLD 多路 同步數(shù)據(jù)采集 系統(tǒng)
一種基于CPLD的PWM控制電路設(shè)計(jì)
- 介紹了利用硬件描述語(yǔ)言VHDL設(shè)計(jì)的一種基于CPLD的PWM控制電路。
- 關(guān)鍵字: 電路設(shè)計(jì) 控制 PWM CPLD 基于
用TMS320LF2407和FPGA實(shí)現(xiàn)電能質(zhì)量監(jiān)測(cè)
- 提出用TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè)的一種方案,闡述各模塊的設(shè)計(jì)和實(shí)現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號(hào)并進(jìn)行64次諧波分析。
- 關(guān)鍵字: 質(zhì)量 監(jiān)測(cè) 電能 實(shí)現(xiàn) FPGA TMS320LF2407
Vitex-4平臺(tái)FPGA
- Xilinx公司基于ASMBLTM(Advanced Silicon Modular Block)架構(gòu)最近推出第4代Virtex系列器件Vitex-4平臺(tái)FPGA,成為具有成本優(yōu)勢(shì)的ASIC和ASSP替代解決方案。 Vitex-4平臺(tái)FPGA Vitex-4平臺(tái)FPGA系列(Vitex-4 LX、SX、FX)提供不同的內(nèi)核功能組合(見(jiàn)圖1)。邏輯、存儲(chǔ)器、并行和串行I/O、嵌入式處理器、高性能DSP、增強(qiáng)時(shí)鐘管理、硬IP、混合信號(hào)以及其他功能模塊的優(yōu)化組合使Vitex-4系列可以完美地滿足特定
- 關(guān)鍵字: FPGA 嵌入式
博物館智能防盜保護(hù)器系統(tǒng)設(shè)計(jì)
- 摘 要:本設(shè)計(jì)的目的是實(shí)現(xiàn)博物館藏品防盜和保護(hù)的智能化。以微處理器為核心,利用美國(guó)國(guó)家半導(dǎo)體的彩色圖像傳感器LM9628和溫度傳感器LM19進(jìn)行環(huán)境監(jiān)控,并控制報(bào)警系統(tǒng)和空調(diào)系統(tǒng)以及進(jìn)行圖像處理。關(guān)鍵詞:圖像傳感器;溫度傳感器;AVR單片機(jī);CPLD引言博物館內(nèi)的藏品常常受到人為盜竊的威脅,周圍環(huán)境的變化也會(huì)對(duì)其造成破壞,因此需要極為可靠的防盜系統(tǒng)及完善的空調(diào)系統(tǒng),本設(shè)計(jì)的目的就是實(shí)現(xiàn)對(duì)館藏品的智能化防盜和保護(hù)。博物館關(guān)閉時(shí)便可將此防盜保護(hù)器啟動(dòng),通過(guò)CMOS傳感器對(duì)博
- 關(guān)鍵字: AVR單片機(jī) CPLD 圖像傳感器 溫度傳感器
嵌入式同步時(shí)鐘系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 摘 要:本文介紹了一種基于嵌入式微控制器MSP430構(gòu)建的嵌入式同步時(shí)鐘系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方案,在實(shí)現(xiàn)了網(wǎng)絡(luò)時(shí)鐘同步的基礎(chǔ)上又提供了方便易用的網(wǎng)絡(luò)管理接口。關(guān)鍵詞:同步時(shí)鐘;MSP430單片機(jī);數(shù)字鎖相環(huán);CPLD同步時(shí)鐘系統(tǒng)是同步設(shè)備中實(shí)現(xiàn)同步通信的核心,因此,要實(shí)現(xiàn)數(shù)字同步網(wǎng)的設(shè)備同步就要求同步時(shí)鐘系統(tǒng)一方面要能提供精確的定時(shí)同步,另一方面還要能方便實(shí)現(xiàn)網(wǎng)絡(luò)管理中心對(duì)同步時(shí)鐘的管理。本文詳細(xì)介紹了利用嵌入式微控制器MSP430單片機(jī)和數(shù)字鎖相環(huán)(DPLL)來(lái)實(shí)現(xiàn)嵌入式
- 關(guān)鍵字: CPLD MSP430單片機(jī) 數(shù)字鎖相環(huán) 同步時(shí)鐘
嵌入式同步時(shí)鐘系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 摘 要:本文介紹了一種基于嵌入式微控制器MSP430構(gòu)建的嵌入式同步時(shí)鐘系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方案,在實(shí)現(xiàn)了網(wǎng)絡(luò)時(shí)鐘同步的基礎(chǔ)上又提供了方便易用的網(wǎng)絡(luò)管理接口。關(guān)鍵詞:同步時(shí)鐘;MSP430單片機(jī);數(shù)字鎖相環(huán);CPLD同步時(shí)鐘系統(tǒng)是同步設(shè)備中實(shí)現(xiàn)同步通信的核心,因此,要實(shí)現(xiàn)數(shù)字同步網(wǎng)的設(shè)備同步就要求同步時(shí)鐘系統(tǒng)一方面要能提供精確的定時(shí)同步,另一方面還要能方便實(shí)現(xiàn)網(wǎng)絡(luò)管理中心對(duì)同步時(shí)鐘的管理。本文詳細(xì)介紹了利用嵌入式微控制器MSP430單片機(jī)和數(shù)字鎖相環(huán)(DPLL)來(lái)實(shí)現(xiàn)嵌入式
- 關(guān)鍵字: CPLD MSP430單片機(jī) 數(shù)字鎖相環(huán) 同步時(shí)鐘
列車車載GPS智能里程表的網(wǎng)絡(luò)化設(shè)計(jì)
- 摘 要:本文提出了采用基于GPS的行駛里程數(shù)據(jù)采集和通過(guò)網(wǎng)絡(luò)通信控制器WebChip進(jìn)行網(wǎng)絡(luò)化數(shù)據(jù)管理的智能里程表設(shè)計(jì),并給出了具體設(shè)計(jì)方案。關(guān)鍵詞:車輛管理;GPS;WebChip;CPLD引言在鐵路列車車輛管理過(guò)程中,對(duì)列車每一節(jié)車廂行駛里程的統(tǒng)計(jì),是對(duì)車廂進(jìn)行管理和維護(hù)的一個(gè)重要依據(jù)。因此,獲取精確的行駛里程對(duì)于鐵路系統(tǒng)的高效、安全運(yùn)營(yíng)無(wú)疑是非常重要的。計(jì)算行駛里程的傳統(tǒng)方法:一種是靠人工估計(jì),費(fèi)時(shí)費(fèi)力且不夠準(zhǔn)確;另一種是通過(guò)計(jì)算列車車輪行駛的距離,這種方法操作復(fù)
- 關(guān)鍵字: CPLD GPS WebChip 車輛管理
使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序
- 摘 要: 本文總結(jié)了使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序應(yīng)用,以及在VHDL中使用不同類型RAM的方法。關(guān)鍵詞: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司設(shè)計(jì)的功能強(qiáng)大的EPLD/FPGA/ASIC綜合工具,支持大部分EPLD/FPGA廠商的產(chǎn)品。LeonardoSpectrum支持VHDL、Verilog、EDIF的綜合、優(yōu)化和定時(shí)分析,可
- 關(guān)鍵字: FPGA LeonardoSpectrum VHDL
一種近距雷達(dá)目標(biāo)檢測(cè)信號(hào)處理的FPGA實(shí)現(xiàn)
- 摘 要: 本文在闡述某種近距雷達(dá)目標(biāo)檢測(cè)原理和FPGA技術(shù)發(fā)展?fàn)顩r的基礎(chǔ)上,著重討論用FPGA設(shè)計(jì)高性能的數(shù)字信號(hào)處理系統(tǒng)的方法,并給出一個(gè)應(yīng)用實(shí)例。關(guān)鍵詞: FPGA;近距雷達(dá);目標(biāo)檢測(cè);數(shù)字信號(hào)處理前言FPGA及其相關(guān)技術(shù)是當(dāng)代微電子技術(shù)迅速發(fā)展的產(chǎn)物,目前已經(jīng)成為開(kāi)發(fā)復(fù)雜數(shù)字系統(tǒng)的主要方式之一。某近距雷達(dá)系統(tǒng)要求利用在與被探測(cè)目標(biāo)的短暫交會(huì)過(guò)程中,對(duì)獲得的多普勒信號(hào)進(jìn)行頻譜分析并完成動(dòng)目標(biāo)的識(shí)別檢測(cè)。交會(huì)的短暫性對(duì)信號(hào)處理系統(tǒng)的實(shí)時(shí)性提出了嚴(yán)格的要求,在
- 關(guān)鍵字: FPGA 近距雷達(dá) 目標(biāo)檢測(cè) 數(shù)字信號(hào)處理
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
