国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò)與存儲(chǔ) > 市場(chǎng)分析 > 為什么QLC可能是NAND閃存的絕唱?

為什么QLC可能是NAND閃存的絕唱?

作者:hackaday 時(shí)間:2024-07-16 來(lái)源:半導(dǎo)體產(chǎn)業(yè)縱橫 收藏

20 世紀(jì) 90 年代末,以 閃存為基礎(chǔ)的固態(tài)存儲(chǔ)得到廣泛應(yīng)用。從便攜式設(shè)備的存儲(chǔ)卡到臺(tái)式機(jī)和筆記本電腦的存儲(chǔ)設(shè)備,人們預(yù)言未來(lái)的數(shù)據(jù)存儲(chǔ)將擺脫磁性存儲(chǔ)的束縛。隨著固態(tài)硬盤(pán)(SSD)在消費(fèi)市場(chǎng)的興起,有些人認(rèn)為,用不了多久,每個(gè)人都會(huì)使用固態(tài)硬盤(pán),而硬盤(pán)驅(qū)動(dòng)器(HDD)將被淘汰出歷史舞臺(tái),因?yàn)楣虘B(tài)硬盤(pán)的每千兆字節(jié)價(jià)格和總體性能實(shí)在是太有競(jìng)爭(zhēng)力了。

本文引用地址:http://m.ptau.cn/article/202407/461042.htm

現(xiàn)在人們正在改裝固態(tài)硬盤(pán),以減少其存儲(chǔ)空間,從而降低其性能和使用壽命。究其原因,主要是 閃存已經(jīng)達(dá)到了一定的密度極限,無(wú)法再進(jìn)一步擴(kuò)展。改變方法包括在閃存上堆疊更多層(3D ),以及增加單個(gè)單元內(nèi)的電壓電平數(shù)量,從而增加位數(shù)。雖然這提高了存儲(chǔ)容量,但從單層單元(SLC)到多層單元(MLC)以及今天的 TLC 和 QLC NAND 閃存的過(guò)渡卻帶來(lái)了嚴(yán)重的代價(jià),主要表現(xiàn)為寫(xiě)入周期受限和傳輸速度大大降低。

浮柵概念

NAND 閃存的核心是浮柵概念,該概念最早于 20 世紀(jì) 60 年代由浮柵 MOSFET ( FGMOS ) 提出。由于 FGMOS 允許在浮柵中保留電荷,因此它推動(dòng)了 EPROM、EEPROM 和閃存等非易失性半導(dǎo)體存儲(chǔ)技術(shù)的發(fā)展。對(duì)于 EPROM,每個(gè)單元由一個(gè)帶有浮柵和控制柵的 FET 組成。通過(guò)在控制柵上施加編程電壓來(lái)誘導(dǎo)熱載流子注入 ( HCI ),電子被注入浮柵,從而有效地打開(kāi) FET。這樣就可以讀出晶體管的狀態(tài)并將其解釋為存儲(chǔ)的位值。

當(dāng)然,只能對(duì) EPROM 進(jìn)行一次編程,然后需要通過(guò)將整個(gè)芯片暴露在紫外線下(以在氧化硅內(nèi)引起電離,從而放電 FET)來(lái)擦除值。即使它允許芯片被重寫(xiě)數(shù)千次。為了使 EPROM 可在線重寫(xiě),EEPROM 使用兩個(gè)額外的晶體管改變了基本的僅 FET 結(jié)構(gòu)。最初,EEPROM 使用相同的 HCI 原理來(lái)擦除單元,但后來(lái)它們改用 Fowler-Nordheim 隧穿(FNT,場(chǎng)電子發(fā)射的波機(jī)械形式)來(lái)擦除和寫(xiě)入單元,從而消除了熱載流子降解 (HCD) 的破壞性影響。HCD 和 FNT 的應(yīng)用都是物理?yè)p壞的主要來(lái)源,最終導(dǎo)致單元「泄漏」并使其變得無(wú)用。

結(jié)合電荷捕獲閃存 ( CTF ),用更耐用、更強(qiáng)大的氮化硅材料取代原來(lái)的多晶硅浮柵,現(xiàn)代 EEPROM 可在磨損前支持大約一百萬(wàn)次讀/寫(xiě)循環(huán)。

閃存是 EEPROM 的進(jìn)一步發(fā)展,主要區(qū)別在于注重速度和高存儲(chǔ)密度,以及使用 HCI 在 NOR 閃存中寫(xiě)入,因?yàn)檫@可以提供速度優(yōu)勢(shì)。NOR 和 NAND 閃存之間的區(qū)別在于單元的連接方式,NOR 閃存之所以這樣稱呼,是因?yàn)樗男袨轭愃朴?NOR 門(mén):

NOR 閃存硅片上的布線和結(jié)構(gòu)。來(lái)源:Cyferz

要寫(xiě)入 NOR 閃存單元(將其設(shè)置為邏輯「0」),需要將升高的電壓施加到控制柵極,從而產(chǎn)生 HCI。要擦除單元(將其重置為邏輯「1」),需要將相反極性的大電壓施加到控制柵極和源極端子,這會(huì)由于 FNT 將電子從浮柵中拉出。

然后通過(guò)將目標(biāo)字線拉高來(lái)讀取單元。由于所有存儲(chǔ) FET 都連接到地和位線,因此如果浮柵處于活動(dòng)狀態(tài),這將拉低位線,從而產(chǎn)生邏輯「1」,反之亦然。NOR 閃存設(shè)置為允許逐位擦除和寫(xiě)入,盡管現(xiàn)代 NOR 閃存正在轉(zhuǎn)向以塊為單位進(jìn)行擦除的模型,就像 NAND 閃存一樣:


NAND 閃存硅片上的布線和結(jié)構(gòu)。來(lái)源:Cyferz

NAND 閃存之所以被這樣稱呼,原因很容易從單元的連接方式看出,位線和地之間有多個(gè)單元串聯(lián)(串)。NAND 閃存使用 FNT 進(jìn)行寫(xiě)入和擦除單元,由于其布局,必須始終以頁(yè)面(字符串集合)進(jìn)行寫(xiě)入(設(shè)置為「0」)和讀取,而擦除則在塊級(jí)別(頁(yè)面集合)上執(zhí)行。

與 NOR 閃存和 (E)EPROM 不同,讀取值比切換控制門(mén)和檢查位線的電平要復(fù)雜得多。相反,必須激活目標(biāo)單元上的控制門(mén),同時(shí)對(duì)串中不需要的單元的控制門(mén)施加更高的電壓 (>6V)(無(wú)論如何都會(huì)打開(kāi)它們)。根據(jù)浮柵內(nèi)的電荷,位線電壓將達(dá)到一定水平,然后可以將其解釋為某個(gè)位值。這也是 NAND 閃存能夠通過(guò)依靠對(duì)浮柵電荷水平的精確測(cè)量來(lái)在每個(gè)單元中存儲(chǔ)多個(gè)位的方式。

所有這些意味著,雖然 NOR Flash 支持隨機(jī)(字節(jié)級(jí))訪問(wèn)和擦除,因此支持就地執(zhí)行(XiP,允許直接從 ROM 運(yùn)行應(yīng)用程序),但 NAND Flash 的(逐塊)寫(xiě)入和擦除速度要快得多,再加上可能的更高密度,使得 NAND Flash 成為桌面和移動(dòng)數(shù)據(jù)存儲(chǔ)應(yīng)用的首選。

擴(kuò)展難題

隨著對(duì)閃存每平方毫米字節(jié)數(shù)的需求不斷增加,制造商已盡最大努力縮小構(gòu)成 NAND 閃存芯片的晶體管和其他結(jié)構(gòu)。這導(dǎo)致了諸如由于電子泄漏導(dǎo)致數(shù)據(jù)保留時(shí)間縮短以及由于結(jié)構(gòu)變薄導(dǎo)致磨損增加等問(wèn)題。通過(guò)在每個(gè)單元中存儲(chǔ)更多位來(lái)快速輕松地增加總存儲(chǔ)大小的方法不僅加劇了這些問(wèn)題,而且還帶來(lái)了巨大的復(fù)雜性。

從 NAND 閃存的耐久性等級(jí)(每個(gè)塊的編程/擦除 (P/E) 周期)來(lái)看,磨損的增加顯而易見(jiàn),SLC NAND 閃存的 P/E 周期高達(dá) 100,000 次,MLC 低于 10,000 次,TLC 約為 1,000 次,QLC 降至數(shù)百次 P/E 周期。同時(shí),較小的特征尺寸使 NAND 閃存更容易受到電子遷移率(例如高環(huán)境溫度)引起的電子泄漏的影響。數(shù)據(jù)保留率也會(huì)隨著磨損而降低,因此,對(duì)于高密度、每個(gè)單元多比特的 NAND 閃存,數(shù)據(jù)丟失的可能性越來(lái)越大。

由于 QLC NAND Flash 的復(fù)雜性,每個(gè)單元有 4 位(因此有 16 個(gè)電壓級(jí)別),與 TLC 尤其是 SLC 相比,寫(xiě)入和讀取速度大幅下降。這就是為什么 QLC(和 TLC)SSD 使用偽 SLC(pSLC)緩存的原因,該緩存將 SSD 閃存的一部分分配給速度更快的 SLC 訪問(wèn)模式。在 Gabriel Ferraz 之前引用的教程中,通過(guò)寫(xiě)入超出目標(biāo) SSD(Crucial BX500)的 pSLC 緩存大小來(lái)說(shuō)明這一點(diǎn):

來(lái)源:Gabriel Ferraz

盡管最初寫(xiě)入目標(biāo) SSD 的速度接近 500 MB/s,但當(dāng) 45 GB pSLC 緩存填滿時(shí),寫(xiě)入速度會(huì)降低到底層 Micron 3D QLC NAND 的寫(xiě)入速度,約為 50 MB/s。實(shí)際上,QLC NAND 閃存并不比機(jī)械 HDD 快,而且數(shù)據(jù)保留和耐用性特性更差。顯然,這就是預(yù)言中的固態(tài)存儲(chǔ)未來(lái)崩潰的臨界點(diǎn),因?yàn)榧词故窍鄬?duì)便宜的 NAND 閃存也還沒(méi)有趕上 HDD 的性價(jià)比。

Gabriel Ferraz 對(duì) BX500 SSD 進(jìn)行的修改涉及使用 MPTools 軟件重新編程其 Silicon Motion SM2259XT2 NAND 閃存控制器,該軟件未提供給消費(fèi)者,但已泄露到互聯(lián)網(wǎng)上。雖然不像切換「將整個(gè) SSD 用作 pSLC」選項(xiàng)那么簡(jiǎn)單,但這最終是將修改后的固件刷新到驅(qū)動(dòng)器后的結(jié)果。

現(xiàn)在,BX500 SSD 運(yùn)行在 pSLC 模式下,存儲(chǔ)容量從 500 GB 降至 120 GB,但 P/E 評(píng)級(jí)從 QLC 模式下的額定 900 次循環(huán)上升到 pSLC 模式下的 60,000 次循環(huán),或遠(yuǎn)超 3,000%。寫(xiě)入性能持續(xù)為 496 MB/s,沒(méi)有 QLC 模式下的任何峰值,導(dǎo)致 PCMark 10 全系統(tǒng)驅(qū)動(dòng)器測(cè)試中的得分大約翻了一番。

考慮到所有這些,很難找到一條不會(huì)讓現(xiàn)有問(wèn)題進(jìn)一步惡化的 NAND 閃存技術(shù)。也許英特爾和美光不久就會(huì)推出出人意料的 3D XPoint 相變內(nèi)存新方案。



關(guān)鍵詞: NAND

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉