国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > Verilog HDL獨家程序設計經驗分享

Verilog HDL獨家程序設計經驗分享

作者: 時間:2013-08-21 來源:網絡 收藏

對于 的初學者,經常會對語法中的幾個容易混淆的地方產生困惑。下面列出幾個常見問題和解決它們的小竅門。

本文引用地址:http://m.ptau.cn/article/189533.htm

1.“=”和“=”的區(qū)分方法

前面的內容已經從原理上解釋了阻塞(=)和非阻塞(=)賦值的區(qū)別,但對于初學者來說,在實際應用過程中還會產生一些困惑。下面的方法可以幫助初學者來弄清楚兩種賦值符號的應用場合。在always語句中,所有的賦值符號用非阻塞的,即“=”; 在always語句外,所有的賦值符號用阻塞的,即“=”。

2.“reg”和“wire”的區(qū)分方法

reg類型和wire類型是 語法中兩種最常用的變量。在對module定義的端口信號進行類型描述的時候,初學者會對何時需要指定為reg型感到困惑??梢詤⒖枷旅娴姆椒ā?/p>

(1)如果這個信號需要在always塊里面被賦值,那么必須指定為reg類型的。

(2)如果這個信號需要在always塊外面被賦值,那么必須指定為wire類型的。如果這個信號是端口信號,那么沒默認的類型就是wire類型的,不需要另外指定。



關鍵詞: Verilog HDL 程序設計

評論


相關推薦

技術專區(qū)

關閉