国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于FPGA技術的模擬雷達信號實現(xiàn)

基于FPGA技術的模擬雷達信號實現(xiàn)

作者: 時間:2010-04-22 來源:網(wǎng)絡 收藏

前言

本文引用地址:http://m.ptau.cn/article/188244.htm

(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結合在一起,使既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術的發(fā)展使得單個芯片上集成的邏輯門數(shù)越來越多,能實現(xiàn)的功能越來越復雜。它以編程方便、集成度高、速度快等特點受到電子設計人員的青睞。人們可以通過硬件編程的方法設計和開發(fā)ASIC(專用集成電路)芯片,極大地提高芯片的研制效率、降低開發(fā)費用。

通過應用技術,較好地為“某型雷達告警設備”的配套檢測儀器實現(xiàn)了發(fā)生器ASIC芯片的設計,該芯片能夠提供“某型雷達告警設備”測試過程中所需的多種典型的重頻脈沖及制導信號等,其中包括SA-6重頻信號、SA-2重頻脈沖及制導信號、SA-3重頻脈沖及制導信號、雷達脈沖視頻等。所設計的ASIC芯片的性能較為理想。

發(fā)生器的結構

發(fā)生器的結構如圖1所示??梢钥吹剑M雷達信號發(fā)生器由連續(xù)波雷達模擬信號CW開關、制導信號SA-2開關、制導信號SA-3開關、時鐘脈沖產(chǎn)生器、輸出1、輸出2和產(chǎn)生模擬雷達信號的控制芯片組成。上述開關都是高電平有效,開關的消抖動電路放在控制芯片部分考慮。時鐘脈沖產(chǎn)生器由外部的晶體振蕩器產(chǎn)生一個頻率穩(wěn)定的1MHz時鐘脈沖,用來滿足信號脈沖寬度的要求。“CW開關”有效時,“輸出2”輸出連續(xù)波雷達達模擬信號;“SA-2開關” 有效時,“輸出2”輸出SA-2的重頻脈沖,“頻脈沖,“輸出1”輸出SA-2的指令信號組;“SA-3開關”有效時,“輸出2”輸出SA-3的重頻脈沖,“輸出1”輸出SA-3的指令信號。

ASIC芯片的設計

1芯片主要性能指標

(1)產(chǎn)生連續(xù)波雷達模擬信號:重頻3012Hz,脈寬1μs±0.1μs;

(2)產(chǎn)生制導信號SA-2重頻脈沖:重頻2463Hz,脈寬0.5μs±0.1μs;SA-2指令信號組:重頻2463Hz,每秒132個單指令,44個指令組,指令脈寬1μs±0.1μs;

(3)產(chǎn)生制導信號SA-3重頻脈沖:重頻3497Hz,脈寬0.5μs±0.1μs;SA-3指令信號同SA-3重頻脈沖等。

芯片的輸出和輸出信號定義如下:

輸入信號:連續(xù)波雷達模擬信號輸入;制導SA-2輸入;制導SA-3輸入;時鐘脈沖輸入等。

輸出信號:輸出1;輸出2。

2芯片結構

該芯片分為10個子模塊,如圖2所示。各子模塊的作用如下:


上一頁 1 2 下一頁

關鍵詞: FPGA 模擬 雷達信號

評論


相關推薦

技術專區(qū)

關閉