国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于USB協(xié)議的DSP高速上位機(jī)接口設(shè)計

基于USB協(xié)議的DSP高速上位機(jī)接口設(shè)計

作者: 時間:2011-08-22 來源:網(wǎng)絡(luò) 收藏

2 FPGA的模擬Linkport口
FPGA需要模擬Linkport口的時序,其與的硬件連接關(guān)系圖如圖2所示。

本文引用地址:http://m.ptau.cn/article/150316.htm

d.jpg


Link通過8位并行數(shù)據(jù)總線完成雙向數(shù)據(jù)傳輸,與數(shù)據(jù)總線配合的還有相應(yīng)的時鐘信號線LxCLKIN,LxCLKOUT。
2.1 Linkport口的傳輸
Linkport口傳輸數(shù)據(jù)時,每8個周期傳送一個4字組(16 B),在時鐘的上升沿和下降沿均傳送一個字節(jié)。在傳送過程中,發(fā)送端將檢測接收端的LxCLKOUT信號,僅當(dāng)接收端將它的LxCLKOUT置為高時,即接收端處于接收方式,且有空閑的緩沖時,發(fā)送端才可以啟動下一個傳送過程。
傳送啟動過程如圖3所示,發(fā)送端驅(qū)動信號LxCLKOUT為低電平,以此向接收端發(fā)出令牌請求,發(fā)出令牌請求后,發(fā)送端等待6個周期,并驗證LxCLKIN是否依舊為高,若是則啟動傳送過程。傳送過程啟動一個周期以后,接收端將發(fā)送端的LxCLKIN驅(qū)動為低,以此作為連接測試。若接收完當(dāng)前4字組后接收端無法再接收另外的4字組,則接收端保持LxCLKIN為低。這種情況下,緩沖空閑后LxCLKIN信號被禁止。若緩沖為空,則接收端將置LxCLKIN為高電平。

c.JPG


作為同步信號,LxCLKOUT信號由發(fā)送端驅(qū)動。數(shù)據(jù)在LxCLKOUT的上升沿和下降沿處鎖存到接收緩沖中,發(fā)送和接收緩沖都是128b寬。 LxCLKIN信號由接收端驅(qū)動,發(fā)往發(fā)送端,它通常用作“等待”指示信號,但LxCLKIN信號也可以用作連接測試信號,保證接收端能正確地接收當(dāng)前傳送數(shù)據(jù)。
當(dāng)LxCLKIN信號用于等待指示信號時,接收端驅(qū)動LxCLKIN信號為低電平。若LxCLKIN信號保持低電平狀態(tài),則發(fā)送端可以[完成當(dāng)前的4字組傳送,但無法啟動下一個垂字組傳送。若還有其余的數(shù)據(jù)需要傳送,發(fā)送端需將LxCLKOUT置低,并等待接收端將LxCLKIN驅(qū)動為高電平。如果在第12個時鐘沿到來之前LxCLKIN變?yōu)楦唠娖剑瑒t緊跟著傳送的將是新的4字組。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉