国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

博客專欄

EEPW首頁 > 博客 > 實驗4:1位二進制比較器

實驗4:1位二進制比較器

發(fā)布人:xiaxue 時間:2023-10-08 來源:工程師 發(fā)布文章
實驗?zāi)康?div>
  • (1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;
  • (2)通過實驗理解基本邏輯門電路;
  • (3)學(xué)習(xí)用Verilog HDL數(shù)據(jù)流級描述基本門電路。
實驗任務(wù)

設(shè)計一個1位二進制數(shù)的比較器,然后在實驗板上實現(xiàn)自己設(shè)計的邏輯電路,并驗證是否正確。

實驗原理

1位二進制數(shù)的比較器,即對輸入的兩個數(shù)進行比較,輸出三種結(jié)果。當A>B時,Y(A>B)為真。當A<B時,Y(A<B)為真。當A=B時,Y(A=B)為真。由此得到如下表1-4所示的真值表。將Y(A>B),Y(A=B),Y(A<B)和A、B的關(guān)系寫成邏輯表達式則得到:

Y(A<B)=A’B
Y(A=B)=AB+A’B’=A⊙B
Y(A>B)=AB’


邏輯電路

Verilog HDL建模描述

1位二進制比較器程序清單comparer1.v

   module comparer1    (
      input wire a,           //定義輸入的兩個數(shù)a、b
      input wire b,
      output wire led1,     //定義三種輸出結(jié)果對應(yīng)的led
      output wire led2,
      output wire led3    );
    assign led1 = (!a)&b;    //a<b
    assign led2 = !(a^b);    //a=b
    assign led3 = a&(!b);    //a>b
  endmodule
實驗步驟
  1. 打開Lattice Diamond,建立工程。
  2. 新建Verilog HDL設(shè)計文件,并鍵入設(shè)計代碼。
  3. 綜合并分配管腳,將輸入信號a、b、分配至撥碼開關(guān),將輸出信號led1,led2,led3分配至板卡上的LED。a/M7,b/M8,led1/N13,led2/M12,led3/P12
  4. 構(gòu)建并輸出編程文件,燒寫至FPGA的Flash之中。
  5. 按下對應(yīng)按鍵/撥動撥碼開關(guān),觀察輸出結(jié)果。


*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。



關(guān)鍵詞: 二進制比較器

相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉