pcie express xmc 文章 進入pcie express xmc技術社區(qū)
Silicon Labs PCI Express時鐘抖動計算工具簡化計時設計

- Silicon Labs(芯科科技有限公司)今日宣布推出一款免費的軟件工具,使工程師僅需通過幾次簡單的點擊操作就能夠輕松快速的從示波器數(shù)據(jù)文件中計算出PCI Express?(PCIe?)時鐘抖動結果,從而極容易驗證PCIe規(guī)范兼容性,且能減少系統(tǒng)開發(fā)時間。Silicon Labs的時鐘抖動計算工具是當前業(yè)界首款可用于PCIe 1.0、2.0、3.0、4.0規(guī)范的標準抖動計算器,免費提供給致力于開發(fā)廣受歡迎的PCIe架構應用的所有人員。該工具設計支持PCIe公共時鐘和分離時鐘架構,面向行業(yè)開放,并不僅
- 關鍵字: Silicon Labs PCIe
是德科技推出高保真度PCIe數(shù)字轉(zhuǎn)換器
- 是德科技公司日前宣布推出適用于 U5303A 12 位 PCIe® 數(shù)字轉(zhuǎn)換器的高保真度數(shù)字轉(zhuǎn)換器應用選件。 新的應用選件 BB1 提供增強性能: · 補償模數(shù)轉(zhuǎn)換器(ADC)和前端失真 · 在交叉模式下最小化雜散信號 · 降低總體噪聲帶寬 從而讓整個帶寬范圍內(nèi)會產(chǎn)生非常高且統(tǒng)一的測量保真度,對射頻和無線頻域測量非常有幫助。數(shù)字轉(zhuǎn)換器的后期處理補償功能也能提供更出色的無雜散動態(tài)范圍(SFDR)和互調(diào)產(chǎn)物(IMx)技術指標。
- 關鍵字: 是德科技 PCIe
挑戰(zhàn)銅線互連極限 PCIe 4.0還要等兩年

- 開發(fā)PCI Express (PCIe) 4.0互連介面規(guī)格的工程師們,已經(jīng)在實驗室里將其傳輸速度推到了16 GT/s (GTransfers/second);但遺憾的是,此恐怕會是銅線互連規(guī)格最后一次大躍進的新規(guī)格,最終版本恐怕在2017年初之前難以出世。 負責開發(fā)最新PCI Express規(guī)格的PCI SIG預期,0.7版的PCIe 4.0可在今年底完成,但屆時該技術并不會有太大的變化。而在PCIe 4.0正式公布之前,包括Cadence與Synopsys等廠商,都將于近日舉行的年度PCI
- 關鍵字: PCIe
高速數(shù)據(jù)傳輸設計:對于差分對的要求

- 差分對:你真正需要了解的內(nèi)容 對于速度的渴求始終在增長,傳輸速率每隔幾年就會加倍。這一趨勢在諸如計算、SAS和SATA存儲方面的PCIe以及云計算中的千兆以太網(wǎng)等很多現(xiàn)代通信系統(tǒng)中很普遍。信息革命對通過傳輸介質(zhì)傳送數(shù)據(jù)提出了巨大挑戰(zhàn)。目前的傳輸介質(zhì)仍然依賴于銅線,數(shù)據(jù)鏈路中的信號速率可以達到大于25Gbps,并且端口吞吐量可以大于100Gbps. 這些串行數(shù)據(jù)傳輸設計使用差分信號的方式,通過被稱為差分對的一對銅線來傳送數(shù)據(jù)。A線路和B線路內(nèi)的信號是等振幅、反相位高速脈沖。差分信號在很多電路
- 關鍵字: 差分對 PCIe
Silicon Labs推出新型PCI Express緩沖器簡化數(shù)據(jù)中心時鐘設計

- 為互聯(lián)網(wǎng)基礎設施提供高性能時鐘解決方案的領導廠商SiliconLabs(芯科實驗室有限公司)今天宣布推出PCIExpress(PCIe)Gen1/2/3扇出緩沖器,此產(chǎn)品為包括服務器、存儲器和交換機在內(nèi)的數(shù)據(jù)中心應用而設計。針對當今領先的x86主板和服務器系統(tǒng),新型的Si5310x/11x/019 PCIe緩沖器是業(yè)內(nèi)最高能效的扇出緩沖器,有效擴展了Silicon Labs不斷壯大的PCIe計時產(chǎn)品線。憑借靈活的輸出數(shù)量選項,新型的PCIe緩沖器能夠完整滿足98%的基于x86的服務器/存儲器主板設計需
- 關鍵字: Silicon Labs 緩沖器 PCI Express
安森美半導體新一代外圍組件快速互連(PCIe)方案優(yōu)化服務器時鐘應用

- 網(wǎng)絡/無線/云計算、數(shù)字消費、自動測試設備(ATE)/工業(yè)等應用市場的不斷發(fā)展令時鐘技術在性能和靈活性的結合越趨重要,而且越來越多的應用要求實時時鐘在寬溫度范圍內(nèi)有極高的計時精度。安森美半導體(ON Semiconductor)為滿足市場對更高時鐘精度的需求,不斷開發(fā)和拓展完整時鐘解決方案,降低時間抖動和相位噪聲,同時使系統(tǒng)設計更加簡單易行。 不同應用市場對時鐘方案的需求 不同應用市場對時鐘方案的需求各有特點。例如,網(wǎng)絡、無線和云計算領域需要低于1ps的抖動及低相位噪聲,采用晶體振蕩器(X
- 關鍵字: PCIe 時鐘 服務器
利用信號平均技術,消除噪聲干擾,提升重復信號采樣的精準度

- 許多高速數(shù)據(jù)采集應用,如激光雷達或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復信號,因此對于數(shù)據(jù)采集系統(tǒng)的設計來說,最大的挑戰(zhàn)就是如何最大限度地減少噪聲的影響。利用信號平均技術,可以讓您的測量測試系統(tǒng)獲取更加可靠的、更加有效的測試數(shù)據(jù)。 通常情況下,在模擬信號的測試中,所采集到的數(shù)據(jù)往往夾雜著一些不需要的、隨機的內(nèi)容,這些數(shù)據(jù)是由周圍的干擾或者測試誤差所引起的,我們稱之為隨機噪聲,這種噪聲可能會影響我們的目標信號,也就是我們需要采集的數(shù)據(jù)。而采用信號平均技術,則可以減少隨機噪聲的影響,提升信噪比
- 關鍵字: 凌華 FPGA DSP PCIe-9852 201409
基于PEX8648交換芯片的數(shù)據(jù)處理模塊設計

- 0 引言 PCI Express是第三代高性能IO總線,在總線結構上采取了根本性的變革,主要體現(xiàn)在兩個方面:一是由并行總線轉(zhuǎn)變?yōu)榇锌偩€;二是采用點到點的互連。將原并行總線結構中橋下面掛連設備的一條總線變成一條鏈路,一條鏈路可包含一條或多條通路,每條通路由兩對差分信號線組成雙單工的串行傳輸通道,沒有專用的數(shù)據(jù)、地址、控制和時鐘線,總線上各種事務組成信息包來傳送。點到點的互連方式使得每個設備由獨立的鏈路連接,獨享帶寬,這是提高傳輸速率的有效解決方案。 隨著數(shù)量不斷增長的PCIe處理單元和外設
- 關鍵字: PCI Express PEX8648 PowerPC8640
如何優(yōu)化PCIe 應用中的時鐘分配

- PCI Express® (PCIe®) 是一項業(yè)界領先的標準輸入/輸出 (I/O) 技術,是服務器、個人電腦以及其它應用中最常用的 I/O 接口之一。該標準多年來不斷發(fā)展,以適應更高的數(shù)據(jù)速率(見表 1)。第 3 代 PCIe 引入了全新的編碼方案,其可在不增加數(shù)據(jù)速率一倍的情況下,將數(shù)據(jù)吞吐量提升一倍。PCI-SIG 近期宣布推出的第 4 代 PCIe 具有 16 G 每秒傳輸 (GT/s) 的比特率。第 4 代的規(guī)范預計將在 2014 或 2015 年發(fā)布。 表 1:各代
- 關鍵字: PCI Express 時鐘 RefClk
一種基于PCI交換的數(shù)據(jù)處理模塊設計

- 摘要:PCI Express突破傳統(tǒng)總線,采用點到點的互連方式,每個設備都由獨立的鏈路連接,獨享帶寬,提高傳輸速率。PCIE交換和橋接器提供協(xié)議轉(zhuǎn)換能力為系統(tǒng)間的互連帶來了便捷的解決方案,同時豐富了整個應用環(huán)境。本文基于PEX8648交換芯片設計實現(xiàn)了多PCIE設備互連的數(shù)據(jù)處理模塊,對其硬件結構及軟件配置方法進行了詳細介紹。 0 引言 PCI Express是第三代高性能IO總線,在總線結構上采取了根本性的變革,主要體現(xiàn)在兩個方面:一是由并行總線轉(zhuǎn)變?yōu)榇锌偩€;二是采用點到點的互連。將原
- 關鍵字: PCI Express PEX8648 數(shù)據(jù)處理模塊
IDT 發(fā)布 1.5 伏特 PCI Express 時鐘緩沖器系列,實現(xiàn)行業(yè)領先的空間和節(jié)能
- 集成元件技術公司 (IDT®)今天發(fā)布了業(yè)內(nèi)第一個 1.5 伏特 PCI Express (PCIe®) 緩沖器系列,擴展了其領先的 PCIe 時鐘產(chǎn)品組合。 IDT 新的 U 系列超低功率 PCIe 緩沖器運行在與流行的SoC 和現(xiàn)場可編程門陣列 (FPGA) 相同的供給電壓下,使得設計師能夠使用相同的電源軌,從而降低系統(tǒng)復雜性、實際大小和功耗。 9DBU 緩沖器提供 2 至 9 個輸出配置,可應對幾乎任何 PCIe 應用,支持非 PLL 扇出和 PLL 零延遲緩沖模式。
- 關鍵字: IDT PCI Express FPGA
pcie express xmc介紹
您好,目前還沒有人創(chuàng)建詞條pcie express xmc!
歡迎您創(chuàng)建該詞條,闡述對pcie express xmc的理解,并與今后在此搜索pcie express xmc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對pcie express xmc的理解,并與今后在此搜索pcie express xmc的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
