altera 文章 進入altera技術社區(qū)
Altera發(fā)布具有第二代模型綜合技術的DSP Builder工具8.0
- 面向高性能數(shù)字信號處理(DSP)設計,Altera公司發(fā)布具有第二代模型綜合技術的DSP Builder工具8.0。該技術使DSP設計人員第一次能夠自動生成基于高級Simulink設計描述的時序優(yōu)化RTL代碼。借助這一新的DSP Builder,設計人員在幾分鐘內(nèi)就可以實現(xiàn)接近峰值FPGA性能的高性能設計。和手動優(yōu)化HDL代碼需要數(shù)小時甚至數(shù)天時間相比,這大大提高了效能。 The MathWorks信號處理和通信市場總監(jiān)Ken Karnofsky評論說:“DSP Builder是第二
- 關鍵字: Altera DSP Builder RF 嵌入式
基于FPGA的USB2.0虛擬邏輯分析儀的設計與實現(xiàn)

- 基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設計原理與實現(xiàn)方法。重點介紹了邏輯分析儀的觸發(fā)方式設計以及利用CP2102芯片構建USB接口、實現(xiàn)系統(tǒng)與PC通信的方法。 關鍵詞:虛擬邏輯分析儀;FPGA;觸發(fā)設計;USB2.0;CP2102 引言 傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面
- 關鍵字: FPGA USB2.0 虛擬邏輯分析儀 數(shù)據(jù)采集 Altera
Altera為SOPC Builder工具推出32位V1 ColdFire軟核
- 為幫助系統(tǒng)級設計人員在FPGA軟核處理器上有更多的選擇,Altera公司(NASDAQ: ALTR)今天宣布,F(xiàn)reescale將為SOPC Builder工具推出32位V1 ColdFire軟核。為迅速方便的使用Altera® Cyclone® III FPGA建立系統(tǒng)級設計,設計人員現(xiàn)在使用SOPC Builder工具時,可以選擇Freescale®、ARM®或者Altera軟核處理器以及50多種其他的知識產(chǎn)權(IP)模塊。 SOPC Builder是獨特的A
- 關鍵字: Altera SOPC Builder 軟核 Freescale FPGA
基于Nios II的MRI脊柱圖像分割系統(tǒng)

- 一. 設計概述 1. 設計意圖 迅速發(fā)展的醫(yī)學影像技術不斷的推動現(xiàn)代醫(yī)學進步,CT、MRI、PET廣泛地應用與臨床診斷分析,其作用已經(jīng)從人體組織器官解剖結構的非侵入檢查和可視化,發(fā)展成一種用于手術計劃和仿真、手術導航、放療計劃和跟蹤病灶變化的基本工具,從醫(yī)學圖象中分割出解剖結構并構造出形狀地集合表達。 MR脊柱圖像分割的研究對于醫(yī)學圖象的計算機輔助識別及神經(jīng)病理學的臨床研究有著至關重要的作用。如果不能將脊椎準確而清晰從圖像中分割和識別出來的話,那么計算機技術對于醫(yī)學臨床研究的價值是非常有
- 關鍵字: 醫(yī)學影像 圖像分割 磁共振成像 MRI Nios II Altera
Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC
- ? 為幫助設計人員提高集成度,進一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價,具有1330萬邏輯門。Alte
- 關鍵字: Altera 40-nm FPGA ASIC
Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平
- 2008年5月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設計軟件性能和效能上的領先優(yōu)勢。和最相近的競爭軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個速率等級,編譯時間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進的FPGA,進一步印證了Altera幫助FPGA設計人
- 關鍵字: Altera Quartus II FPGA
Altera Stratix III FPGA的LVDS I/O支持SGMII
- Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關接口(SGMII)。Stratix III LVDS I/O的接口速率達到1.25 Gbps,滿足SGMII嚴格的抖動性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個器件的成本和功耗,提供更多的接口。 Stratix III FPGA的SGMII
- 關鍵字: Altera Stratix III FPGA SGMII 以太網(wǎng)
基于NIOS軟核的無線傳感器網(wǎng)絡實驗平臺硬/軟件實現(xiàn)

- 1 引言 傳感器網(wǎng)絡中, 隨機分布的集成有傳感器、數(shù)據(jù)處理單元和通信模塊的微小節(jié)點通過自組織的方式構成網(wǎng)絡, 借助于節(jié)點中內(nèi)置的形式多樣的傳感器測量所在周邊環(huán)境中的熱、紅外、聲納、雷達和地震波信號, 從而探測包括溫度、濕度、噪聲、光強度、壓力、土壤成分、移動物體的大小、速度和方向等眾多我們感興趣的物質(zhì)現(xiàn)象。在通信方式上, 雖然可以采用有線、無線、紅外和光等多種形式, 但一般認為短距離的無線低功率通信技術最適合傳感器網(wǎng)絡使用, 一般稱作無線傳感器網(wǎng)絡(WSNs) 。這種無線傳感器網(wǎng)絡中的每個傳感器
- 關鍵字: 傳感器 數(shù)據(jù)處理單元 通信模塊 Altera 嵌入式處理器
altera介紹
Altera 的可編程解決方案幫助系統(tǒng)和半導體公司快速高效的實現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。
自二十年前發(fā)明世界上第一個可編程邏輯器件開始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng)新的傳統(tǒng),是世界上"可編程芯片系統(tǒng)" (SOPC) 解決方案倡導者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個國家中擁有近2000名員工,其2005年度的年收入高達11.23億美 [ 查看詳細 ]
相關主題
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
