- 具有時鐘脈沖控制的觸發(fā)器稱為同步觸發(fā)器,又稱為鐘控觸發(fā)器,時鐘觸發(fā)器。這種觸發(fā)器只有在時鐘脈沖到來時,輸出端才根據這時的輸入信號改變狀態(tài)。
1.同步RS觸發(fā)器電路結構
圖1是同步RS觸發(fā)器的邏輯圖和邏輯符號。它是在基本RS觸發(fā)器(G1和G2)的基礎上,增加了由兩個與非門(G3和G4)組成的輸入門,和一個鐘控端CP構成。該電路有兩個輸出端和Q,還有五個輸入端。但應注意這五個輸入端的作用和輸入信號的極性。
① 輸入端和
和端在CP=0時,可直接使觸發(fā)器
- 關鍵字:
觸發(fā)器 邏輯電路
- RS觸發(fā)器是構成其它各種功能觸發(fā)器的基本組成部分,故又稱為基本RS觸發(fā)器。它是一種直接置位的復位的觸發(fā)器。
1.基本RS觸發(fā)器的組成
基本RS觸發(fā)器主要是由兩個與非門交叉耦合構成,如圖1(a)所示,圖1(b)為邏輯符號。
- 關鍵字:
觸發(fā)器 邏輯電路
- 1.觸發(fā)器的特點
觸發(fā)器具有兩個穩(wěn)定的狀態(tài),在外加信號的觸發(fā)下,可以從一個穩(wěn)態(tài)翻轉為另一穩(wěn)態(tài)。這一新的狀態(tài)在觸發(fā)信號去掉后,仍然保持著,一直保留到下一次觸發(fā)信號來到為止,這就是觸發(fā)器的記憶作用,它可以記憶或存儲兩個信息——“0”或“1”。
觸發(fā)器,以及由觸發(fā)器和門電路組成的時序邏輯電路,如計數器、移位寄存器等,也都有一個共同的工作特點,這就是:電路的輸出,不僅和當前的輸入信號有關,還和電路原來的狀態(tài)有關。因此,它們都具有記憶功能。
觸發(fā)器由門電路構成,它有一個或多個輸入端,有兩個互補輸出
- 關鍵字:
觸發(fā)器 邏輯電路
- 在數字系統(tǒng)中,總是用二進制數來表示信號,如計算機中的數據、指令和地址都是用二進制數來表示的。多位二進制數的排列組合叫做代碼,如果給一組代碼分別賦以一定的含義就叫編碼。能夠完成編碼功能的器件,稱為編碼器。
一般編碼器的方框圖如圖1(a)所示,它有n個輸入端X1、X2、…、Xn,m個輸出端Y1、Y2、…、Ym。輸入端數與輸出端數有如下的關系:
- 關鍵字:
編碼器 邏輯電路
- 在數字電路中,常需要進行加、減、乘、除等算術運算,而乘、除和減法運算均可變換為加法運算,故加法運算電路應用十分廣泛。
1.半加器
不考慮由低位來的進位,只有本位兩個數相加,稱為半加器。圖1(a)為半加器的方框圖。其中:A、B分別為被加數與加數,作為電路的輸入端;S為兩數相加產生的本位和,它和兩數相加產生的向高位的進位C一起作為電路的輸出。
圖1 半加器框圖、邏輯圖和符號
根據二進制數相加的原則,得到半加器的真值表如表1所列。
表1 半加器的真值表
- 關鍵字:
加法器 邏輯電路
- 集電極開路門,即OC門,是一種能夠實現線邏輯的電路。OC與非門電路的特點是將原TTL與非門電路中的VT3管(見圖1)集電極開路,并取消集成電極電阻。所以,使用OC門時,為保證電路正常工作,必須外接一只RL電阻與電源VCC相連,稱為上拉電阻,如圖2(a)所示。
圖1 典型的TTL中速與非門電路
圖2 集電極開路門電路
兩個OC門電路并聯在一起,可以完成“線與”邏輯功能,如圖2(b)所示。由圖知:輸出F與輸入A、B、C、D之間的邏輯關系為:
&n
- 關鍵字:
TTL 邏輯電路
- 1.組合邏輯電路的特點
若在一個數字電路中,電路的任一時刻的輸出,僅僅決定于該時刻電路的輸入,而與電路原來的狀態(tài)無關,則次電路就稱為組合邏輯電路,簡稱組合電路。若組合邏輯電路只有一個輸出量,稱為單輸出組合邏輯電路;若有一個以上輸出量,稱為多輸出組合邏輯電路。
2.組合邏輯電路的組成
組合邏輯電路的組成方框圖如圖1所示。它有n個輸入端,m個輸出端,Xi為輸入邏輯變量,Yi為輸出邏輯變量。輸出變量Y1,Y2,...,Ym是輸入變量X1、X2,…,Xn的函數,即:
&nb
- 關鍵字:
組合邏輯電路 邏輯電路
- 若只用“與非”門實現函數,則需要圖1(a)所示的邏輯圖。該方法所用門的個數較多,級數也多。故可用增加“或”擴展器的方法來實現?!盎颉睌U展器的具體電路如圖1(b)所示。
圖1 邏輯圖及“或”擴展器電路 圖2 4,3,2,2“與或非”門邏輯符號
使用時,將圖1(b)輸出端c、e分別和“與非”門VT2(如圖3所示)管的集電極和發(fā)
- 關鍵字:
TTL 擴展器 邏輯電路
- 二進制數、八進制數、十六進制數及十進制數是現代數字系統(tǒng)中常用的四種數制,這幾種進位制計數制之間的對應關系如表1所列。
表1 常用計數制數的表示方法
十進制數
二進制數
八進制數
十六進制數
0
0
0
0
1
1
1
1
2
10
2
2
3
11
3
3
4
100
4
4
5
101
5
5
- 關鍵字:
進位制 計數制 邏輯電路
- 在實際使用中,有時會遇到“與非”門的輸入端個數少于輸入變量個數的情況。此時可找多輸入端的“與非門”來實現。如沒有,則可通過在“與非”門上加“與”擴展器的方法來解決,“與”擴展器的電路很簡單,是一只多發(fā)射極的三極管,如圖1所示。
使用時,只需將圖1中多發(fā)射極管的基極b與集電極c和“與非”門的VT1管(如圖2中所示)的基極和集電極并聯相接,就相當于增加了“與非”門的輸入端,當然這個“與非門”必須是能帶“與”擴展器的“與非門”,也就是有VT1管基極和集電極的相應引出線。在有些產品手冊上也標明某種“與非
- 關鍵字:
TTL 擴展器 邏輯電路
- CMOS問世比TTL較晚,但發(fā)展較快,大有后來者居上、趕超并取代之勢。
1.組成結構
CMOS電路是互補型金屬氧化物半導體電路的英文字頭縮寫。它由絕緣場效應晶體管組成。由于只有一種載流子,因而是一種單極型晶體管集成電路。其基本結構是一個N溝道MOS管和一個P溝道MOS管,如圖1所示。由于兩管柵極工作電壓極性相反,故將兩管柵極相連作為輸入端,兩個漏極相連作為輸出端,如圖1(a)所示,則兩管正好互為負載,處于互補工作狀態(tài)。
圖1 CMOS電路基本結構示意圖
- 關鍵字:
CMOS 邏輯門電路 邏輯電路
- 1.組成結構
TTL電路是晶體管-晶體管邏輯電路的英文字頭縮寫。它由NPN或PNP型晶體管組成,圖1是典型的TTL中速與非門電路。由于電路中載流子有電子和空穴兩種極性,因而是一種雙極型晶體管集成電路。
圖1 典型的TTL中速與非門電路
TTL電路有好幾種,其中速度最高的是STTL,即肖特基TTL電路,其平均傳輸時間約3ns,比標準型TTL約快6~7倍;功耗最低的是LSTTL,其功耗不到標準型TTL的十分之一。TTL電路與其他雙極型電路相比,在性能、價格上可謂物美價廉,已基本上取代了RTL
- 關鍵字:
TTL 邏輯門電路 邏輯電路
- 在數字電路中,用來實現各種邏輯運算的電子電路,稱為邏輯門電路,簡稱門電路。
按照電路的不同結構,門電路可以分為分立元件門電路和集成門電路。表1列出了分立元件組成的三種常見門電路的電路形式和相關元件的工作情況。
集成電路常見門電路主要分為:雙極型(如DTL、TTL、ECL、IIL、HTL)和單極型(如NMOS、PMOS、CMOS)電路。應用較多的是雙極型的TTL和單極型的CMOS門電路。
&
- 關鍵字:
邏輯門電路 邏輯電路
- 專注于儲存設備研發(fā)的信億科技,將于十月初發(fā)表SATAII/PATA雙接口控制芯片:ATP8620,此款芯片可以同時連接2臺SATA裝置與2臺IDE裝置,透過32bit的PCI-X接口,可以輕易與擁有PCI/PCI-X接口的CPU搭配,建構一具有SATA3G高速傳輸及低成本ATA133裝置的次系統(tǒng)產品。 在PCI總線方面,8620擁有32bit、133MHz的頻率,總頻寬可到達533MB/s,對于一般嵌入式系統(tǒng)CPU而言,ATP8620具有良好的兼容性與傳輸速率,因此適合用于發(fā)展EmbeddedSystem
- 關鍵字:
工業(yè)控制 信億 電子 芯片 邏輯電路
邏輯電路介紹
以二進制為原理、實現數字信號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者的邏輯功能與時間無關,即不具記憶和存儲功能,后者的操作按時間程序進行。由于只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應用于計算機、數字控制、通信、自動化和儀表等方面。
最基本的有與電路 或電路 和非電路。
“邏輯電路”在漢英詞典中的解釋(a logical circuit
簡單的邏輯電 [
查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473