Springsoft的Siloti VE信號能見度增強系統(tǒng)獲得多項國際半導體組織肯定
——
傳統(tǒng)的電路設計驗證方法需要花費大量資源與時間將信號數(shù)據由電路仿真中轉存出來以取得必要的信號能見度提供工程師作為除錯分析之用,而于去年3月問世的Siloti VE則改變此耗時且浪費資源的缺點,有效地加強在全芯片的電路驗證過程中關于內部信號動作的能見度?;谶@項技術,設計工程師可以大幅減少電路仿真的次數(shù)與時
間,而不必犧牲其對內部信號的能見度。
Siloti VE與Cadence, Mentor Graphics, Synopsys等公司的產品同時被IEC評選為年度Design Vision Award中ASIC和IC設計工具類的決賽候選者,該獎項是為了表揚電子產品設計中的創(chuàng)新性、獨特性、對市場的影響、對顧客的利益、以及對整個展業(yè)的貢獻。2007的決賽者是由96位產業(yè)界領導者所組成的DesignCon 技術委員會從眾多產品中所選出的。
值得一提的是,Siloti VE同時被EDN雜志列為 ”Hot 100 list of 2006”,雜志編輯說明:「這是特別為電子工程師所建立的有價值參考數(shù)據,萃取出年度最創(chuàng)新和最具意義的產品。」Siloti VE 正是在14個設計自動化(EDA)產品中的佼佼者。
此外, Siloti VE 同時也贏得了Test & Measurement World 雜志的 “Best in Test - 2007” 榮譽表揚名單,這證明Siloti VE不只深獲設計工程師的肯定,同時也吸引了測試工程師的目光。這個獎項是為了表揚編輯們認可的特殊創(chuàng)新與應用,而SimVE是今年唯一被認可的EDA工具。
評論