国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 一種基于FPGA的自適應譜線增強系統(tǒng)的設計

一種基于FPGA的自適應譜線增強系統(tǒng)的設計

作者: 時間:2010-07-13 來源:網(wǎng)絡 收藏

  2.2 的Matlab仿真

  Matlab是數(shù)字和仿真的有效工具,設計之初使用Matlab進行仿真,可以有效地評估設計的最終效果,為整個設計過程提供強有力的理論支持。首先用Matlab仿真以LMS算法實現(xiàn)的,從仿真結果的時域波形和處理時間兩方面證明算法在系統(tǒng)中的有效性。將正弦波混合高斯白噪聲作為譜線增強濾波的輸入信號,圖3是用Matlab對算法的部分仿真結果??梢钥闯龈鶕?jù)混有噪聲的輸入信號根本無法判斷原始周期信號,經(jīng)過0~100時間長度的學習過程后濾波器輸出信號已經(jīng)具有明顯的周期性,寬帶噪聲得到有效的濾除,窄帶信號得以濾出。而這段時間在高速中只需要μs級的處理時間,滿足實時性要求。

  3 系統(tǒng)結構

  ALE系統(tǒng)總體包括:模/數(shù)轉換、核心處理、片外RAM、電源等。前端采用TLC5510完成模擬信號的采集,并以數(shù)字信號的形式傳遞給。FPGA部分是整個系統(tǒng)的核心,其實現(xiàn)模/數(shù)轉換器時序控制、內部數(shù)據(jù)緩存FIFO、片內時鐘合成、譜線增強算法以及片外RAM控制。經(jīng)過譜線增強后的數(shù)據(jù)存入片外RAM芯片CY7C1021V。電源提供整個系統(tǒng)需要的3.3 V和5 V以及TLC5510的參考電壓。系統(tǒng)結構如圖4所示。

  TLC5510是TI公司的高速模/數(shù)轉換器,可以用于視頻處理、高速數(shù)據(jù)轉換等領域,它的轉換速率達到20 Mb/s,采用高速AD芯片是為了與FPGA的高速處理能力相匹配。EP2C8F256C6是Altera公司的生產(chǎn)的CycloneⅡ系列的FPGA,片內具有162 Kb的片內存儲器和36個18×18 b片內乘法器,可以用于實現(xiàn)復雜數(shù)字信號算法。片內存儲器基于流行的M4K存儲器塊,可以支持廣泛的配置方式,包括RAM,ROM、先入先出(FIFO)緩沖器以及單端口和雙端口模式等。片內乘法器是低成本數(shù)字(DSP)應用的理想方案。這些乘法器可用于實現(xiàn)通用DSP功能,如有限沖擊響應(FIR)濾波器、快速傅里葉變換、相關器、編/解碼器以及數(shù)控振蕩器(NCO)。EP2C8F256C6提供高級外部存儲器接口支持,允許開發(fā)人員集成外部單倍數(shù)據(jù)速率(SDR)、雙倍數(shù)據(jù)速率(DDR)、DDR2 SDRAM器件以及第2代4倍數(shù)據(jù)速率(QDRⅡ)SRAM器件。片內具有時鐘管理模塊,利用PLL實現(xiàn)片內時鐘合成,使數(shù)據(jù)處理速率遠高于信號采集速率,以滿足實時性要求。在FPGA內部首先實現(xiàn)TLC5510的采樣控制,采樣信號先要存人片內FIFO,當每次ALE算法迭代完成后,取出FIFO中的數(shù)據(jù),更新處理數(shù)據(jù)。需要處理的數(shù)據(jù)經(jīng)過信號延遲處理和LMS算法后得到譜線增強的信號。片內時鐘合成模塊為系統(tǒng)提供時鐘信號,利用片內PLL對晶振時鐘倍頻和分頻,為片內提供600 MHz時鐘和片外TLC5510以及RAM提供10 MHz時鐘。為了保證數(shù)據(jù)精度。經(jīng)過ALE處理后的數(shù)據(jù)以16位二進制數(shù)字信號輸出。片外存儲器選用64K×16 b靜態(tài)RAM芯片CY7C1021V,它的讀/寫控制時序也由FPGA實現(xiàn)。



評論


相關推薦

技術專區(qū)

關閉