国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > AD1871型模數(shù)轉(zhuǎn)換器的應(yīng)用

AD1871型模數(shù)轉(zhuǎn)換器的應(yīng)用

作者: 時(shí)間:2012-02-11 來(lái)源:網(wǎng)絡(luò) 收藏

1 引言

  是目前市場(chǎng)上動(dòng)態(tài)范圍、采樣速率和采樣精度等指標(biāo)都很突出數(shù)據(jù)的一款24位ADC,它的推出為設(shè)計(jì)高速、高精度數(shù)據(jù)采集系統(tǒng)提供了一種較好的解決方案。由于其輸出為串行輸出,當(dāng)其和MCU直接相連時(shí),會(huì)使采樣系統(tǒng)的采樣速率大大降低。筆者采用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)了ADl871和MCU之間的接口,由FPGA完成對(duì)ADl871的控制,并將其輸出的串行數(shù)據(jù)在FPGA的內(nèi)部變?yōu)椴⑿袛?shù)據(jù),并行后的數(shù)據(jù)以8位或12位為一組發(fā)給MCU。由于FPGA的實(shí)際傳輸速率可以滿足和ADl871的傳輸速率要求,故上述“瓶頸”得以解決。

  2 接口設(shè)計(jì)

  2.1 時(shí)鐘設(shè)計(jì)

  圖1示出A/D轉(zhuǎn)換器的輸入時(shí)鐘設(shè)計(jì),MD轉(zhuǎn)換器工作在從模式下時(shí),需要外部提供RLCLK和BCLK。在主時(shí)鐘MCLK的輸入下,通過(guò)對(duì)MCLK 4分頻得到BCLK的信號(hào),用來(lái)作為位數(shù)據(jù)提取的信號(hào)。RLCLK是通過(guò)對(duì)BCLK的32分頻得到的,用來(lái)區(qū)分左右通道的數(shù)據(jù),同時(shí)輸出EN信號(hào)作為后續(xù)處理的同步信號(hào)。

  

AD1871型模數(shù)轉(zhuǎn)換器的應(yīng)用

  2.2接口設(shè)計(jì)

  在圖2中,輸入為MCLK(主時(shí)鐘)、RESET(啟動(dòng)信號(hào))和SHIFTIN(A/D輸出數(shù)據(jù)),輸出為RL(左右?guī)盘?hào))、BCLK(A/D數(shù)據(jù)位時(shí)鐘),TXT(并行數(shù)據(jù)讀取控制)和SHIFTOUT(并行數(shù)據(jù)輸出)。通過(guò)時(shí)鐘控制輸出BCLK和 RLCLK到傳出數(shù)據(jù)SHIFTIN進(jìn)入SHIFT模塊,SHIFT模塊在正確的位時(shí)鐘下讀取SHIFTIN的輸入數(shù)據(jù),并進(jìn)行串,并轉(zhuǎn)換,之后輸出8位或12位的數(shù)據(jù)。同時(shí)輸出TXT并行數(shù)據(jù)讀取控制。

  

AD1871型模數(shù)轉(zhuǎn)換器的應(yīng)用
2.3 SHIFT模塊程序

  Emity shifill is

  PORT(BCLK:IN STD_LOGIC;一輸入的BCLK位信號(hào)

  CR :IN STD_LOGIC;--輸入的使能信號(hào)

  SHIFTIN:IN STD_LOGIC:--AD輸入的串行信號(hào)

  RLEN:IN STD_LOGIC;--輸入的RLCLK使能,幀對(duì)準(zhǔn)信號(hào)

  TXTS:OUT STD_LOGIC;--8位的組信號(hào)輸出控制信號(hào)

  sddddd:OUT STD_LOGIC_VECTOR (7DOWNTO 0); --8位并行信號(hào)輸出);

  end shift11:

  architecture Behavioral of shift11 is

  SIGNAL TEMPDATE:STD_LOGIC_VEC—TOR(8 DOWNTO 0);

  SIGNAL TEMPO11:STD_LOGIC_VECTOR(7DOWNTO 0):=“00000000”;

  SIGNAL Q:INTEGER RANGE 0 T0 7;

  一并行信號(hào)計(jì)數(shù)8位產(chǎn)生一個(gè)脈沖;

  SIGNAL Q4:INTEGER RANGE 0 TO 3;

  --有用信號(hào)選擇,選擇32位中的24位;

  

AD1871型模數(shù)轉(zhuǎn)換器的應(yīng)用

  筆者用MaxPlus II對(duì)以上設(shè)計(jì)進(jìn)行仿真后得到圖3所示的時(shí)序圖,完全滿足設(shè)計(jì)要求,從圖3可以看出串行輸入的數(shù)據(jù)(shiflin)變成并行的數(shù)據(jù)(shiftout) 輸出,在此過(guò)程中數(shù)據(jù)延時(shí)8個(gè)周期,每個(gè)txts的上升沿提取數(shù)據(jù)能保證數(shù)據(jù)的正確性。因?yàn)閺臄?shù)據(jù)的變動(dòng)到txts的上升沿有400ns,大于FPGA的數(shù)據(jù)建立時(shí)間(25ns~50ns),可以保證提取數(shù)據(jù)的正確性。

  

AD1871型模數(shù)轉(zhuǎn)換器的應(yīng)用
3 小型采樣系統(tǒng)


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉