基于并行接口的動態(tài)參數(shù)采集系統(tǒng)的設計
2.1 啟動電路設計
啟動電路完成采集電路的可靠啟動,具有自動判別有效啟動信號的能力,能有效防止誤觸發(fā)。在系統(tǒng)電源接通后,系統(tǒng)處于低功耗待觸發(fā)狀態(tài),系統(tǒng)功耗較小,系統(tǒng)可以完成長時間的等待狀態(tài)。在此狀態(tài)下,啟動電路對啟動線的信號進行判別,當啟動信號的電平由低變?yōu)楦撸⑶页掷m(xù)時間大于規(guī)定時間,啟動電路通過記錄決策電路啟動采集系統(tǒng)開始數(shù)據(jù)采集,記錄決策電路原理如圖2所示,5V為系統(tǒng)自帶電池供電,VCC為A/D變換電路及其他采集數(shù)據(jù)電路的供電電壓,系統(tǒng)利用如圖所示的決策電路控制VCC的供電,保證系統(tǒng)可靠的觸發(fā),本系統(tǒng)可保證20V以下不觸發(fā)。D觸發(fā)器的1腳和13 腳的輸出狀態(tài)轉(zhuǎn)換圖如圖3所示,依圖可見記錄決策電路有效防止了誤觸發(fā)。
2.2 接口電路設計
利用計算機并行接口工作在ECP模式下,其控制端口提供的Auto Linefeed、Strobe和Select Printer 3根控制線,進行合理的組合,產(chǎn)生對速變、緩變信號的選擇信號SelDat和讀取數(shù)據(jù)時序信號RD,并產(chǎn)生系統(tǒng)復位信號RESET。SelDat信號輸出到中心控制邏輯,產(chǎn)生存儲器的片選信號,控制讀取速變信號或緩變信號;讀信號RD和復位信號RESET控制地址發(fā)生電路產(chǎn)生讀取存儲器所需的地址;RD使能存儲器,通過并行接口的數(shù)據(jù)端口將存儲器中的采集數(shù)據(jù)讀到計算機。圖4為并行接口ECP模式下接口電路連接框圖。
接口電路讀取緩變數(shù)據(jù)時序圖如圖5所示。
評論