国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 一種基于FPGA核系統(tǒng)的智能429-422信號轉(zhuǎn)換模塊的設(shè)

一種基于FPGA核系統(tǒng)的智能429-422信號轉(zhuǎn)換模塊的設(shè)

作者: 時間:2011-04-13 來源:網(wǎng)絡(luò) 收藏

2.1.1 串行總線控制邏輯設(shè)計
為了將用戶自定制的串行總線控制邏輯接入NiosⅡ,必須將其掛入Avalon總線。串行總線控制邏輯在設(shè)計上必須實現(xiàn)兩類端口:一類為Avalon總線端口,Avalon總線時序由NiosⅡ實現(xiàn),用戶在邏輯設(shè)計時可暫不作考慮;另一類為串行總線控制端口。串行總線讀操作時序如圖3所示,圖中給出了操作時各信號的時序保持關(guān)系。

本文引用地址:http://m.ptau.cn/article/191238.htm

d.JPG

讀時序在設(shè)計上可以抽象為一個有限狀態(tài)機,如圖4所示。其工作流程為:無數(shù)據(jù)傳輸時,狀態(tài)機停留在空閑狀態(tài);若有數(shù)據(jù)操作請求時,進入“地址有效”的狀態(tài);再進入“讀信號有效”狀態(tài),依次完成“數(shù)據(jù)讀取”、“操作安全間隔”狀態(tài)(片外器件要求的兩次操作之間的最小間隔)??紤]到異常產(chǎn)生后狀態(tài)機的穩(wěn)定性,每個狀態(tài)都可以在異常產(chǎn)生時返回到默認的“空閑”狀態(tài)。同時,有些狀態(tài)作了些等待延時,是為了讓控制邏輯與外部較慢速的器件進行時序匹配。串行總線寫操作時序與讀操作時序相類似。

e.JPG


2.1.2 總線控制邏輯設(shè)計
總線控制邏輯設(shè)計和串行總線控制邏輯設(shè)計方法與上文所述類似,這里不再重復(fù)。



關(guān)鍵詞: FPGA 429 422 系統(tǒng)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉