32階FIR濾波器的FPGA實現(xiàn)
采用上面介紹的凱澤窗,利用Matlab編程計算得到32階FIR低通濾波器參數(shù)如下:本文引用地址:http://m.ptau.cn/article/188447.htm
上述求得的系數(shù)是浮點型的,而在FPGA設計中使用的數(shù)據(jù)是定點型的,所以在設計濾波器之前要將系數(shù)轉化為定點型,即系數(shù)的量化。在本文中采用數(shù)字信號處理(DSP)技術中的Q值法對系數(shù)進行量化。為了兼顧精度和所占用的資源,本文的系數(shù)用12位二進制來量化,得到的整數(shù)系數(shù)結果如下:
評論