国产肉体XXXX裸体137大胆,国产成人久久精品流白浆,国产乱子伦视频在线观看,无码中文字幕免费一区二区三区 国产成人手机在线-午夜国产精品无套-swag国产精品-国产毛片久久国产

新聞中心

NI VeriStand應用

—— NI VeriStand有助于配置針對多核處理器的實時引擎
作者: 時間:2010-10-20 來源:電子產品世界 收藏

  除了激勵配置文件編輯器, VeriStand工作區(qū)包括許多其他工具,當與實時測試應用程序協(xié)同工作時,這些工具是很有用的。這些工具可用來檢測預警、校準硬件I/O,和強制為通道賦值。還有一個實時控制瀏覽器,其能夠監(jiān)控您的實時執(zhí)行目標的運行狀態(tài)。

本文引用地址:http://m.ptau.cn/article/113690.htm


   VeriStand 引擎架構

   VeriStand 引擎是非可見執(zhí)行機制,負責執(zhí)行硬件I/O、模型、過程、預警和在系統(tǒng)定義文件中指定的其他測試系統(tǒng)任務。引擎不但控制整個系統(tǒng)的定時,而且控制NI VeriStand 引擎和工作區(qū)的主機之間的通信。

  NI VeriStand 引擎包括多個定時循環(huán),其執(zhí)行定時由硬件事件控制,精度為微妙。確定性內存緩沖器在不同循環(huán)任務間提供通信,不會在引擎執(zhí)行中引起數(shù)據抖動。采用多循環(huán)架構,NI VeriStand引擎自然利用了并行處理能力的優(yōu)勢,提升了系統(tǒng)性能。創(chuàng)建系統(tǒng)定義時,包括在高吞吐量、并行性和低延時、順序結構間選擇的能力,可以配置各種不同的引擎執(zhí)行設置。此外,NI VeriStand引擎發(fā)布了各種系統(tǒng)參數(shù),您可以在運行時訪問?;蛘吣梢允褂肗I 實時執(zhí)行跟蹤工具更細致地查看您的應用程序的執(zhí)行。

  引擎的實時I/O任務使用硬件定時,單點I/O結構,是仿真,控制,和逐點分析任務的理想選擇。然而,使用NI VeriStand定制設備可以添加對較高速率,緩沖信號生成和采集的支持,這些內容將會在下一節(jié)進行討論。

  NI VeriStand引擎可以在NI PCI,NI PXI實時系統(tǒng),還有NI CompactRIO和具有128MB或更大 的DRAM RIO接口上的單板RIO上運行。實時系統(tǒng)使您能夠結合同步I/O確定性地執(zhí)行您的測試——這對于實現(xiàn)閉環(huán)控制或與真實組件交互的系統(tǒng)仿真應用程序來說是關鍵的能力。然而,對于低性能系統(tǒng)需求或實現(xiàn)模型在環(huán)(MIL)或軟件在環(huán)(SIL)的測試,您還可以在同一臺計算機上將NI VeriStand 引擎作為您的用戶界面加以運行。

  自定義NI VerStand

  NI VeriStand通過使用基于配置的開發(fā)方法,為創(chuàng)建實時測試應用程序提供軟件架構。實時測試應用程序所需要的所有常見任務已經在NI VeriStand引擎內部進行了實現(xiàn)與優(yōu)化。然而,您還可以使用LabVIEW和其他軟件工具添加功能到您的NI VeriStand應用程序中。

  自定義設備

  您可以使用NI VeriStand自定義設備,通過客戶自定義時間經驗,向NI Veristand引擎中添加運行時功能。創(chuàng)建NI VeriStand自定義設備的LabVIEW使用的模板庫中,包含針對NI VeriStand數(shù)據和定時資源的接口。這使得自定義設備能夠向NI VeriStand 引擎中的本地任務一樣運行。該接口使用方式的示例包括:對第三方硬件I/O接口添加支持,或執(zhí)行緩沖信號采集,以提供高速率測量。

  模型

  NI VeriStand能夠導入您在LabVIEW、MathWorks公司的Simulink®、ITI公司的SimulationX、Gamma技術公司的GT-POWER,和其他建模和編程環(huán)境中創(chuàng)建的編譯代碼。具有該功能,您可以添加實時閉環(huán)控制、系統(tǒng)仿真、信號處理和信號發(fā)生器到NI VeriStand應用程序中。盡管許多軟件環(huán)境已在NI VeriStand下支持,您還是可以添加產品提供的NI VeriStand模型框架所產生C代碼的從而支持其他環(huán)境。

  FPGA特性

  當添加實時I/O硬件接口到NI VeriStand中,您可以快速配置各種不同的標準模擬,數(shù)字和通信總線接口;然而,NI VeriStand還提供LabVIEW基于FPGA可重配置I/O(RIO)設備的用戶定義I/O 硬件。您可以使用該功能來創(chuàng)建用戶定義I/O硬件接口,實現(xiàn)自定義信號處理、仿真、觸發(fā)和/或 控制任務,并以25納秒的速率執(zhí)行,不占用任何您實時應用程序的處理帶寬。此外,因為I/O 接口是基于FPGA的,您可以很容易地重新配置特性或設備的行為,以適應新的需求,或者創(chuàng)建能夠用于多個應用程序的測試系統(tǒng),而不需要改變I/O接口硬件。



評論


相關推薦

技術專區(qū)

關閉